搜索资源列表
RD1006
- VHDL编程 : out std_logic -- Transmitter control DataBits : in std_logic_vector(1 downto 0) StopBits : in std_logic_vector(1 downto 0) ParityEnable: in std_logic ParityEven : in std_logic ParityStick : in std_logic TxBreak
VHDL-FPGA-clock
- FPGA数字钟的设计,用VHDL语言编程,max+plus仿真,可在实际电路中验证-FPGA design, VHDL programming, max plus simulation, in the actual circuit verification
vhdl_myTips
- VHDL编程的一些常用语法,还是很受益的。-VHDL programming of some of the more common syntax, or is a beneficiary.
KTC9011-9018
- 有关VHDL的大量例程,对学习VHDL编程的人具有很大的帮助,不可不看.. -the large number of routines, VHDL, VHDL programming for the study of great help, can not do ..
amnavi
- 美国海军VHDL编程指南,方便学习且仅供学习之用-U.S. Navy VHDL programming guide, facilitate learning and learning purposes only
jietifangbo
- 用计数器来完成阶梯拨程序设计以及方波的程序设计-With counters to complete the ladder as well as the allocation of programming procedures square design
a_serial_adder
- 一位串行加法器,是用MAXPLUSII实现VHDL程序的编程-A serial adder is used MAXPLUSII programming VHDL implementation
timing_recovery
- 我对一个输入调制信号:采样率FS=1200K,中心频率F0=300K,带宽300K。输入信号为一个[样点数,2]的矩阵,即I,Q两路. 进行频谱搬移,分为I,Q分量两路进行矢量乘法,NCO的设置为FC=300K,t=样点数乘以1/FS, 乘完以后我的频谱上显示竟然信号带宽增加了300K,但是中心频率没有改变,请问各位朋友是哪儿出了问题?谢谢您的阅读和意见-Digital Down Converter for matlab realized, certain design speci
digital_down_convertation
- 我对一个输入调制信号:采样率FS=1200K,中心频率F0=300K,带宽300K。输入信号为一个[样点数,2]的矩阵,即I,Q两路. 进行频谱搬移,分为I,Q分量两路进行矢量乘法,NCO的设置为FC=300K,t=样点数乘以1/FS, 乘完以后我的频谱上显示竟然信号带宽增加了300K,但是中心频率没有改变,请问各位朋友是哪儿出了问题?谢谢您的阅读和意见-Digital Down Converter for matlab realized, certain design speci
jj
- 本题设计一个数字存储示波器,以Xilinx公司20万门FPGA芯片为核心,辅以必要的外围电路(包括信号调理、采样保持、内部触发、A/D转换、D/A转换和I/O模块),利用VHDL语言编程,实现了任意波形的单次触发、连续触发和存储回放功能,并按要求进行了垂直灵敏度和扫描速度的挡位设置。信号采集时,将外部输入信号经信号调理模块调节到A/D电路输入范围,经A/D转换后送入FPGA内部的双口RAM进行高速缓存,并将结果通过D/A转换送给通用示波器进行显示,完成了对中、低频信号的实时采样和高频信号的等效采
sift-0[1].9.18.tar
- 用sift算法进行图像的匹配。可以两幅不同的图像中进行点对点的匹配。很好的图像匹配的算法。用matlab编程-Using sift algorithm for image matching. Two different images can be carried out point to point matching. A very good image matching algorithms. Programming using matlab
qiangdaqi
- 抢答器,用vhdl语言编程,在fpga平台上实现。-Responder, with the vhdl language programming, in fpga platform to achieve.
dds_quicklogic
- 关于信号发生器的VHDL编程,很好的程序,可供大家参考学习,-VHDL programming on the signal generator, a good program, for your reference study, huh, huh
dds
- 块DDS芯片中主要包括频率控制寄存器、高速相位累加器和正弦计算器三个部分(如Q2220)。频率控制寄存器可以串行或并行的方式装载并寄存用户输入的频率控制码;而相位累加器根据dds频率控制码在每个时钟周期内进行相位累加,得到一个相位值;正弦计算器则对该相位值计算数字化正弦波幅度(芯片一般通过查表得到)。DDS芯片输出的一般是数字化的正弦波,因此还需经过高速D/A转换器和低通滤波器才能得到一个可用的模拟频率信号。 -In the programming step, the electronic
test
- 简易计算器 2位数字的加减乘除 用VHDL编程 在实验箱上实现-Simple Calculator 2-digit addition and subtraction, multiplication and division using VHDL programming to achieve in the experimental box
shiyanliu
- 用VHDL编程实现乐曲播放器设计。使用层次化设计方法,实现乐曲播放器的设计; 使用数控分频器设计硬件乐曲演奏电路,实现多首乐曲播放功能。 -The music player design with VHDL programming. Using the hierarchical design method, design music player NC crossover design hardware music playing the circuit, the song pla
Utannchishhes
- 用VHDL语言编程与开发在EPM7128SLC8—15数电实验开发板上实现贪吃吃蛇游戏源码,附有EPM7128SLC8—15数电实验开发板的样图 -VHDL programming and development EPM7128SLC8-15 the number of electrical experimental development board greedy eating snake game source, accompanied by the development board
Temper
- DS18B20芯片的温度检测的VHDL编程-DS18B20 chip temperature detection VHDL programming
diancilu-vhdl
- 使用软件quartus 进行VHDL编程实现电磁炉的烹饪模式选择,档位控制,以及加热时间,及自动计时完成时结束加热,并通过数字逻辑电路实验板进行模拟。-Quartus conducted using VHDL programming software cooker cooking mode selection, when the end of the heating gear control, as well as the heating time, and automatic timing i
VHDL Programming By Example doughlas perry
- VHDL PROGRAMMING BY EXAMPLE. Douglas L. Perry