搜索资源列表
fpganaoz
- 基于FPGA闹钟系统的设计。 1.秒模块实际上是一个计数器,一秒记录一次并输出。 2.分,时模块在一个脉冲上升沿计数一次的基础上,加入了时间调整控制。 3.调整时间的控制模块,在使能信号有效时,才可实现时分的调整。 4.闹钟调整及控制模块,可实现闹钟设时的调节功能。 5.显示模块,实现时间与闹钟显示的切换。 6.闹铃模块,实现闹铃的发声装置。 7.总逻辑模块,实现电子闹钟相应功能的总系统。 -FPGA-based alarm system design. 1. S
clock_hy
- 基于FPGA的闹钟制作,具有较时功能,整点报时,设定闹钟功能,查看闹钟功能。-FPGA-based alarm clock production than when the function, hourly chime, set the alarm clock function to see the alarm clock function.
digital-clock
- 基于qurtusII的用FPGA设计的可控数字闹钟-digital alarm clock
miaobiao
- 基于fpga的多功能数字时钟 在数码管显示 verilog语言编写 可实现校时 暂停以及设定闹钟的功能-FPGA time clock