搜索资源列表
用cpld实现曼彻斯特编码2
- 此曼彻斯特码的解码程序是采用VHDL硬件语言编写的。-this procedure code decoder VHDL hardware is used to prepare the language.
用VHDL语言在CPLD_FPGA上实现浮点运算
- 用VHDL语言在CPLD/FPGA上实现浮点运算的方法-in VHDL CPLD / FPGA achieve floating-point computation methods
ccmulVHDL
- vhdl语言编写的复数乘法运算器原代码,采用定点运算,并将复数乘法转为实数运算。-VHDL language in the plural multiplication with the original code using fixed-point computation. will the plural multiplication to real operations.
fenpin
- 本程序是用VHDL语言,非整数分频的一个实现, fenpin.vhd为主程序-this procedure is used VHDL, non-integer frequency of a realization of the main procedures fenpin.vhd
ppm
- 利用VHDL语言编写程序,实现PPM的调制功能,大家一起完善!
boxingfasheng
- 用VHDL语言在FPGA或者CPLD上实现任意波形的产生
fft16ref_v1_0
- 用VHDL语言实现的16点FFT编程 非常有用的东西
UART_VHDL
- 用VHDL语言编写的串口通讯器,按串口232协议编写。
异步通信控制器
- 用VHDL语言编写的异步通信控制器源代码程序-ASCC Communication Control System Compiled With VHDL
各种码型变换
- 基于vhdl语言的各种码型变换,包括AMI、HDB3、CMI BPH、RZ、BNRZ等。
bym
- 在Max+plusΠ环境下用VHDL语言编写实现基于CPLD的CMI编译码器设计-In Max+ plusΠ environment using VHDL language CPLD-based design of CMI codecs
3FSK.vhd
- 利用MAXPLUS作为仿真工具,用VHDL语言编程,采用频率键控法实现3FSK调制。对输入的系统时钟分别进行2分频,4分频和8分频得到这3种频率。通过对数字基带信号进行双二进制编码得到3个电平值,把它们作为三选一开关,来分别选择不同的频率值、选择不同的信号,从而实现3FSK调制。-As a simulation tool used MAXPLUS using VHDL language programming, using frequency shift keying modulation me
DDS
- 基于DDS原理,利用VHDL语言进行正弦波、三角波、锯齿波、矩形波等波形的发生。包括完整代码和QUARTUS II工程。-Based on DDS principle, the use of VHDL, sine, triangle, sawtooth, square wave waveform occurs. Including the complete code and QUARTUS II project.
div80
- 此文档是用VHDL语言编写的一个80分频的程序,已经过了验证-This document is written in VHDL a 80 minute frequency of the procedure, it has been verified
digital-down-converter-ddc
- 这是用VHDL语言写的数字下变频模块,包含整个工程文件,数字下变频是软件无线电中的关键技术,可以直接用Quartus II打开。-this is a module of DDC(Digital Down Converter) with VHDL, it includes the whole project,you can open it with Quartus II directly.