搜索资源列表
jj
- 本题设计一个数字存储示波器,以Xilinx公司20万门FPGA芯片为核心,辅以必要的外围电路(包括信号调理、采样保持、内部触发、A/D转换、D/A转换和I/O模块),利用VHDL语言编程,实现了任意波形的单次触发、连续触发和存储回放功能,并按要求进行了垂直灵敏度和扫描速度的挡位设置。信号采集时,将外部输入信号经信号调理模块调节到A/D电路输入范围,经A/D转换后送入FPGA内部的双口RAM进行高速缓存,并将结果通过D/A转换送给通用示波器进行显示,完成了对中、低频信号的实时采样和高频信号的等效采
a617
- 基于FPGA的七段译码显示程序,可通过相关硬件实现0~9数字显示。-FPGA-based seven-segment decoder display program, available through the relevant hardware figures 0 to 9.
lcd
- 基于fpga的lcd1602的verilog程序代码,可实现移动显示数字和英文字母-Verilog fpga lcd1602 the program code, mobile numbers and letters
fpga
- 多功能数字钟,具有年月日时分秒功能,同时能校时,1个八段数码管显示-Multifunctional digital clock with date, hour function, and can school, an eight digital tube display
CLK
- 基于FPGA的数字钟显示跑表,日历,时钟,闹铃等-Show stopwatch, calendar, clock, alarm and other FPGA-based digital clock
miaobiao
- 基于fpga的多功能数字时钟 在数码管显示 verilog语言编写 可实现校时 暂停以及设定闹钟的功能-FPGA time clock
Digital_C
- 用Verilog写一个多功能数字钟,实现整点报时,切换,年月日周时分秒等的显示。-basic FPGA ,design a founctional digital clock,achieve years、month、day、weeks、hours、minite and so on
电路实验
- 实验一四位拨码开关控制显示数字0000~FFFF 实验二拨码开关控制数字0~F循环显示 实验三二位数码管循环显示数字00~FF 实验四二位数码管循环显示数字00~99(Experiment 1 Four-bit Dial Switch Control Display Digital 0000~FFFF Digital 0~F Cyclic Display Controlled by Experiment 2 Dial Switch Cyclic Display Digital 00~F