搜索资源列表
calculator
- 这是一个设计16位计算器,运用Verilog HDL语言编写,可以实现简单的加减法计算。并且可以在Xilinx91i上仿真。其中 top.v文件为目录,calculator.v为计算器设计,display.v为显示设计,divclk.v为分频设计,keypad.v为键盘设计,并且testkeypad.v为检测程序。-design a 16-bit calculator using the Spartan 3 FPGA on the Digilent circuit board, with an
bin2bcd.v
- FPGA Verilog BIN 2 BCD Conversion code.
mx7821
- 将D/A输出信号连接到A/D的输入,通过FPGA采样模块转换成数字信号。该模块由设计文件mx7821.v完成-The D/A output signal is connected to the input of the A/D, the FPGA module into a digital signal sample. The module is done by design documents mx7821.v
fpga_uart2
- 基于FPGA的.v文件,用于RS232串口通讯,实现简单的自发自收-rs232 data sent and recive for fpga .v
5AST
- Arria V SoC FPGA Development Kit Board 硬件设计资料 Orcad 和 Allegro 的资料-Arria V SoC FPGA Development Kit Board hardware design information and Orcad Allegro information