CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 Windows编程 其他小程序 搜索资源 - verilog /分频器

搜索资源列表

  1. div32

    0下载:
  2. 基于verilog的分频器 23分频器 可更具需要修改成任意偶数分频器-23 divider verilog-based crossover can be even more need to modify the divider into any
  3. 所属分类:Other systems

    • 发布日期:2017-04-16
    • 文件大小:219405
    • 提供者:费丹
  1. verilog

    0下载:
  2. 一些基本的Verilog 代码 包括基本的分频器设计,交通灯设计,自动售货机设计,有限状态机的设计-Some basic Verilog For freshman
  3. 所属分类:Other systems

    • 发布日期:2017-11-16
    • 文件大小:3667
    • 提供者:Jim Green
  1. Three-divider

    0下载:
  2. 用verilog硬件描述语言实现的三分频器-Three divider
  3. 所属分类:Other windows programs

    • 发布日期:2017-12-04
    • 文件大小:25321
    • 提供者:丁凤
  1. fp

    0下载:
  2. 用FPGA Verilog 语言编写的一个简单的分频器,内部有详细的中文注释,希望对初学者有益。-The FPGA Verilog language written in a simple divider, there are detailed notes in Chinese, hope useful for beginners.
  3. 所属分类:Other systems

    • 发布日期:2017-11-23
    • 文件大小:346049
    • 提供者:阿清
  1. Verilog-crossover-design

    0下载:
  2. Verilog分频器设计分频器是FPGA设计中使用频率非常高的基本单元之一-Verilog crossover design
  3. 所属分类:Other systems

    • 发布日期:2017-11-14
    • 文件大小:4087
    • 提供者:何超
  1. DIV

    0下载:
  2. 用verilog语言设计分屏器,本程序分为两部分,一个可以实现任意奇偶分频的设计,一个可以实现任意半整分频的设计-Split screen using verilog language design, this procedure is divided into two parts, one can achieve arbitrary parity crossover design, one can achieve arbitrary dividing half the whole design
  3. 所属分类:Other systems

    • 发布日期:2017-04-06
    • 文件大小:1222
    • 提供者:zhuo
  1. traffic

    0下载:
  2. 基于Verilog的交通灯,包含分频器模块、计数模块以及控制模块。状态机编写-Verilog-based traffic lights, including the divider block, counting module and a control module. Write state machine
  3. 所属分类:Other systems

    • 发布日期:2017-04-25
    • 文件大小:101258
    • 提供者:李钊
  1. divider

    0下载:
  2. 输出任意频率的分频器,使用verilog语言实现-The divider wright using verilog
  3. 所属分类:Other systems

    • 发布日期:2017-04-29
    • 文件大小:462726
    • 提供者:宋辉
  1. timer_se

    0下载:
  2. 数字时钟可以显示分、秒,并通过按键进行复位;数字时钟由四个基本模块组成,顶层模块、分频模块、计数模块、译码显示模块。(1)分频模块 分频器将开发板提供的6MHz时钟信号分频得到周期为1s的控制信号,控制计数器改变状态。(2)计数模块:秒钟和分钟利用两个模60的BCD码计数器实现。计数器分为高4位与低4位分别控制低4位每秒钟加1,变化状态为0~9,低4位状态变化到9时,高4位加1,变化状态为0~5。秒钟计数达到59时,分钟低四位从1开始,每59秒加1,低4位状态变化到9时,高4位加1,变化状态为0
  3. 所属分类:其他

搜珍网 www.dssz.com