搜索资源列表
fft-8
- 基于DSP的fft汇编程序,使用的是基-2法,以8点FFT为例
Dsp_c.rar
- dsp算法40例,包括fft、滤波器、谱运算等 1. 将模拟滤波器转变为数字滤波器。 2. 由得到幅频响应 。 3. 用Burg算法求AR模型的参数。 4. 由AR模型参数得到功率谱。 5. 用Levinson算法求解Yule-Walker方程以得到 阶AR模型的参数 。 6. 实现双线性Z变换。 7. 设计巴特沃斯模拟低通滤波器,求出转移函数 。 8. 设计切比雪夫I型模拟低通滤波器,求出转移函数 。 9. 直接由定义求 点复序列 的DFT 。 10.利用经典的Cooley
MAX7044.rar
- MAX7044是基于晶振PLL 的VHF/UHF发射器芯片,在300 MHz~450 MHz频率范围内发射OOK/ASK数据,数据速率达到100 kbps,输出功率+13 dBm(50Ω负载),电源电压+2.1~+3.6 V,电流消耗在2.7 V时仅7.7 mA。工作温度范围一40℃~+125℃,采用3 mm×3 mm SOT23 - 8封装。 MAX7033是一个完全集成的低功耗CMOS超外差接收器芯片,接收频率范围在300 MHz~450 MHz的ASK信号。接收器射频输入信号范围从一11
8.15
- 用vhdl硬件语言实现数字调制系统基带码发生器-Vhdl language used hardware-based digital modulation system with code generator
fft2
- 512点8位基2fft程序。基于 vhdl/verilog。已仿真布线通过。-512 points, eight base 2fft program. Based on vhdl/verilog. Simulation layout has been adopted.
SourceCode
- 1.表阀一体设计,选用多流束湿式基表; 2.更换电池不用拆表即可完成,防私自拆卸水表监控功能; 3.用户插入已购水的IC卡后,水表剩余金额与剩余水量自动累加; 4.低功耗设计方案,电池寿命达到8年以上; 5.防磁干扰监控功能,欠电压自动关阀。 6.断电后能存储用户十年中每个月的用水量; 7.具有一卡多表和阶梯计费功能; 8.水表的用水信息及故障原因等全面监控; 9.售水系统功能完善。 10.密封性好,可在水
8.12MASKmadebyVHDL
- 利用FPGA实现基带编码源代码,大家有兴趣可以参考啊!-MASK made by VHDL
pin-applications-and-functions
- NE555引脚应用与功能,NE555为8脚时基集成电路,各脚主要功能。为了便于我们分析和识别电路,更好的理解555电路, 这里我们这里按555电路的结构特点进行分类和归纳,-NE555 pin applications and functions, NE555 time base for the 8-pin IC, the main function of the foot. In order to facilitate our analysis and the identification
DIT-2-FFT
- 基于F2812DSP的时域基2FFT变换。采用实数计算方法,8点的FFT大概是0.9ms-DIT-2 FFT
8.13-MFSK-debug-VHDL-program
- 基于VHDL硬件描述语言,对基带信号进行MASK调制-VHDL hardware descr iption language based on the modulated baseband signal MASK
8.11-PSK-debug-VHDL-program
- 基于VHDL硬件描述语言,对基带信号进行pSK调制-VHDL hardware descr iption language based on the modulated baseband signal pSK
8.9-ASK-debug-VHDL-program
- 基于VHDL硬件描述语言,对基带信号进行ASK调制-VHDL hardware descr iption language based on ASK modulation baseband signal
FFT_Twiddles_Find_DSPrelated
- 下面是找到了基2 FFT蝴蝶旋转因子的Matlab代码。代码计算的 A 相角,在图1(c)和图2(c)所示,旋转因子的因素。我建议你开始8点DIT的FFT图1(a)通过运行代码然后运行图2中的代码为16点DIF FFT(一)。-Below is the Matlab code to find radix-2 FFT butterfly twiddle factors. The code computes the A phase angle factors that are used in t
HDB
- FPGA实现HDB3码的编码与译码 采用EDA工具中的Quartus II 8.1作为软件平台,实现HDB3码数字基带信号的编码和译码。-FPGA Implementation of the HDB3 code encoding and decoding using Quartus II 8.1 EDA tools as a software platform, achieve the encoding and decoding of the HDB3 code digital baseba
fft_8
- 基二8点fftverilog实现。经过modelsim仿真通过-Base 2 fftverilog implementation at 8 o clock. Go through the modelsim simulation
8-point-pipeline-fft-by-verilog.pdf
- 简单的8位基2 流水 fft verilog-Simple 8 base 2 pipelined fft verilog
fft_2_4_8
- FFT的基2基4基8的程序,供大家参考学习。-Radix-2 FFT of 8-4-based program for your learning.
fft
- 实现功能:基8实现64点FFT处理器(进行两次8点FFT计算,采用基8进行64点) 详细说明:硬件结构包括六部分,分别为输入模块、8点FFT模块、乘法模块、顺序调整模块、输出模块和总控制模块。 其中,输入模块的主要功能是将串行输入的64个数据进行分类,分成8批次,每次8个输入到8点FFT模块中进行计算。 8点FFT模块:FFT是DFT的快速算法,当点数较大时,可以较大的减少DFT的运算量。常用的FFT算法主要有两种,分别为按时间抽选的FFT算法(DIT-FFT)和按频率抽选的FFT算
64点FFT
- 基于VHDL实现的基8,64点FFT。代码真实可靠,乃本人亲自编写。有兴趣者可以交流
128点 基8 FFT
- 使用Verilog语言对128点 基8FFT的实现(Implementation of 128-point basis 8FFT)