搜索资源列表
DDC_CIC
- 用CIC 和 FIR Filters设计的数字下变频器,DSP Builder6.1版工程文件-Using CIC and FIR Filters Design of Digital Down Converter, DSP Builder6.1 version of project file
tes_amp_80_0314
- 基于dsp builder的数字下变频器,IP核做的-digital down converter,degigned in matlab
FirDec
- 用FPGA实现FIR抽取器源程序,用于数字下变频。-A program to realize FIR DEC.
BasniqueDDC
- 基于正交混频的数字下变频技术研究 变频器-Based on quadrature mixing technique DDC
digital-quadrature-down-converter
- 基于FPGA的数字正交下变频器设计,在ALTERA的DE2开发板上设计一个多相滤波结构数字正交变换器。其中多相滤波模块是最关键模块,该模块将64阶滤波器的系数分成奇偶两路,并通过VHDL常数的方式存储在模块内部。这些常数是通过在MATLAB中调用FDATool,根据滤波器的参数要求来生成的。这些浮点格式的滤波器系数还需要在MATLAB中计算成二进制补码的形式,才可以存储在模块中。-FPGA-based digital quadrature down-converter design, ALTER
All-DigitalQPSK-Demodulator
- Altem公司quartus II 8.1开发环境下,完成了中频全数字解调器的FPGA实现,并对数 字下变频、载波同步、位同步等解调器的核心模块设计进行了详细的分析和说明,给出 了实现框图和仿真波形。同时在本设计中应用了Altera公司的NiosII软核处理器技术, 用于载波的大频偏校正和解调器各个部分的监测和控制。最后给出了QPSK中频全数字 解调器关键性能指标的测试方法和测试结果,测试结果表明本设计达到了预期的性能指 标要求。-The Algorithm is con
Digital-transfer-DDC-and-DUC
- 数字变频器的设计,实验中用到的所有完整的工程文件: (1)数字上变频的设计,完整的工程文件包含: rrc_cic_impulse.mdl rrc_cic_data.mdl qpsk_modulate.mdl (2)数字下变频的设计,完整的工程文件包含: received_if.mdl demod.mdl halfband.mdl-Digital conversion: 1.DUC:rrc_cic_impulse.mdl
DDC_FPGA
- 基于FPGA的数字下变频器(DDC)的设计,将采样得到的高速率信号变成低速率基带信号,以便进行下一步的信号处理。由NCO、数字混频器、低通滤波器和抽取滤波器四个模块组成。采用自编的加法树乘法器,提高乘法运算效率。-Design based on FPGA digital downconverter (DDC), the high-speed signal will be sampled baseband signal into a low rate for the next step in th