搜索资源列表
MPC8270-EXT-v10
- CPU MPC8270 SDRAM K4S561632 x4(128Mbyte) BOOT FLASH AM29LV640(8MByte) Nand FLASH 兼容三星的K9F系列的FLASH CPU JTAG口 核心板集成 串口 3个 SMC1、SMC2、SCC1 (SMC1扩展板和核心板都有输出接口) 以太网口 3个 FCC1、FCC2、FCC3 可编程发光二极管 6个 可编程发光数码二极管 1个 系统外部中断输入 4个 外部系统复位输入 1个
PLDsheji
- 含有:多时钟系统设计,如何处理建立保持时间,如何处理内部三态电路,消除组合逻辑产生的毛刺,用单片机配置fpga-contain : multi-clock system design, how to deal with the establishment and maintenance of the time, how to handle the internal three-state circuit, Elimination of the combinational logic Burr,
20070627165918796
- 基于芯片DS12887的电子时钟、日历系统设计和制作,采用C51编程。
DS12C887
- 这是单片机系统中时钟芯片DS12c887的操作源代码,可以作为自己设计时钟系统的参考
clock
- TI MSP430 I2C模块实现 日历时钟系统设计方案的源码 全部代码
daima.用VHDL语言设计一个数字秒表
- 用VHDL语言设计一个数字秒表: 1、 秒表的计时范围是0秒~59分59.99秒,显示的最长时间为59分59秒。 2、 计时精度为10MS。 3、 复位开关可以随时使用,按下一次复位开关,计时器清零。 4、 具有开始/停止功能,按一下开关,计时器开始计时,再按一下,停止计时。系统设计分为几大部分,包括控制模块、时基分频模块、计时模块和显示模块等。其中,计时模块有分为六进制和十进制计时器。计时是对标准时钟脉冲计数。计数器由四个十进制计数器和两个六进制计数器构成,其中毫秒位、十毫秒位、秒位和
UCOSII-RTC-LED.rar
- 基于LPC2103结合μC/OS-II操作系统的实时时钟系统设计,能够实现年月日时分秒的位闪动修改与掉电保持功能,是本人学习ARM与μC/OS的终极之作,为感谢联合程序员开发网上各位程序员所提供的源码,特此奉上。。,LPC2103 based on combination of μC/OS-II real-time clock operating system design, to achieve accurate date when the modified bit flashing and
mcudesign
- 单片机设计,毕业设计 16×16点阵(滚动显示)论文+程序 cdma通信系统中的接入信道部分进行仿真与分析 LED显示屏动态显示和远程监控的实现 MCS-51单片机温度控制系统 USB接口设计 毕业设计(论文)OFDM通信系统基带数据 仓库温湿度的监测系统 单片机串行通信发射机 单片机课程设计__电子密码锁报告 单片机控制交通灯 电动智能小车(完整论文 电气工程系06届毕
2
- FPGA设计中几个基本问题的分析及解决 多时钟系统,时钟设计,时钟歪斜,门控时钟,毛刺信号及其消除,FPGA中的延时设计,FPGA设计应注意的其它问题-FPGA design analysis of a few basic questions and solve multi-clock system, clock design, clock skew, clock gating, and the elimination of burr signal, FPGA design of the d
ds12c887
- ds12c887的实时日历时钟显示系统设计,已经调试通过,源码可靠-ds12c887 real-time calendar clock display system design, debugging has been passed, a reliable source
5224595432
- 基于单片机的电子时钟系统设计论文,包含电路图和源码-Electronic clock system based on single chip design of papers, including schematics and source code
PLD_tips
- PLD设计技巧——消除组合逻辑产生的毛刺 PLD设计技巧——采用同步电路设计 PLD设计技巧——提高FLEX器件的系统速度 PLD设计技巧——如何处理内部三态电路 257K PLD设计技巧——多时钟系统设计 314K PLD设计技巧——用单片机配置FPGA PLD设计技巧——如何处理建立/保持(Setup/hold)时间 -PLD design skills- to eliminate glitches generated by PLD combinati
DS1302
- 基于单片机的实时时钟系统的设计,用到的时钟芯片1302-Real-time clock system based on single chip design, used 1302 clock chip
lcd_clock633835237292500000
- 52单片机 多功能 LCD 时钟 系统 设计-52 MCU clock system design multi-function LCD
SPCE061A-1302
- 采用DS1302实时时钟系统,由单片机控制DS1302的读写,将读回来的时间数据通过数码管显示出来,修改时间采用操作友好的矩阵键盘,语音报时系统使用凌阳单片机本身具有的特色语音功能, 并将报时、报日历键分开,整机系统设计比较完善,有显示、键盘、报时、报日历的功能-DS1302 real time clock system used by the DS1302 microcontroller to read and write, to read time data back out through
multi-clock-design
- FPGA 多时钟系统设计的简介。文章介绍了多种多时钟的设计的方案。-FPGA introduction to multi-clock system design. This paper introduces the design of a variety of multi-clock scheme.
FPGA--multi_clock-system-design
- 中国科学技术学电子系教授授课基于FPGA的多时钟系统设计,值得一看。-China University of Science and technology multi_clock system design
ProjectP-PTimer
- LPC2103实时时钟系统设计 运用于arm7,供大家学习之用-real time
I2CRTC
- 本文研究了基于数码管显示的数字时钟系统设计与实现。该系统具有时间设置及显示、闹钟、计时等功能,系统以MSP430单片机为核心,主要进行基于MSP430单片机的低功耗型数字时钟及其系统的研究。系统带有数码管显示器,配合按键提供友好的用户界面,操作简单,该数字时钟能长期、连续、可靠、稳定的工作;同时还具有体积小、功耗低等特点,便于携带,使用方便。系统软件设计包括单片机编程。单片机软件编程主要实现按键、数码管显示、时钟、计时、闹钟等模块功能。 在本设计中充分利用了单片机内部资源,涉及到
51单片机DS12C887的实时日历时钟显示系统设计
- 采用51单片机的时钟日历系统,采用外围芯片为DS12C887(this is a clock system designed with AT89C52 and DS12C887)