搜索资源列表
CC1100
- CC1100是一种低成本真正单片的UHF收发器,为低功耗无线应用而设计。电路主要设定为在315、433、868和915MHz的ISM(工业,科学和医学)和SRD(短距离设备)频率波段,也可以容易地设置为300-348 MHz、400-464 MHz和800-928 MHz的其他频率。 RF收发器集成了一个高度可配置的调制解调器。这个调制解调器支持不同的调制格式,其数据传输率可达500kbps。通过开启集成在调制解调器上的前向误差校正选项,能使性能得到提升。 CC1100为数据包处理、数据
txunit1
- UART发送TX控制电路设计,以波特率产生器的EnableTX将数据DATAO以LOAD信号将其送入发送缓冲器Tbuff,并令寄存器内容已载有数据而非空出的标志tmpTBufE=0。当同步波特率信号来临时监视是否处于tmpTBufE=0(内有数据)以及tmpTRegE=1(没有数据)。即处于尚未启动发送态则将Tbuff缓冲寄存器 送入传输寄存器Treg内并令tmpTRegE=0(内又送入数据),但因Tbuff已转送入缓冲寄存器TregE内,为空故令tmpTBufE=1,此tmpTBufE代表缓冲
74LS04CX20106.rar
- 超声波发射电路主要由74LS04缓冲反向器和超声波换能器构成,单片机输出方波信号。 超声波接收由CX20106完成,CX20106具有内部前置放大,载波选频,脉冲解调等功能,在接收到超声波时,CX20106的7脚输出低电平。,Ultrasonic transmitter buffer by reverse 74LS04 and ultrasonic transducer consists of single-chip output square wave signal. CX20106 com
design-of-color-LCD-display-system-Under-the-S3C24
- S3C2440A下彩色液晶显示系统的设计,以三星公司的嵌入式微处理器S3C2440A和夏普公司3.5inLCD屏LQ035Q7DH01为基础,设计了显示硬件电路,介绍了帧缓冲设备的处理机制及底层驱动的接口函数,针对本显示系统给出了如何开发其Linux帧缓冲设备驱动程序。不论是显示硬件电路还是软件驱动程序,都有很强的可移植性,可以方便地移植到不同的平台。-S3C2440A under the color LCD display system designed to Samsung' s S3
LM1875ne5532
- 用LM1875+NE5532制作的功放电路 (适合于多媒体有源音箱升级),和TDA2030的封装完全一样,资料中包括前级缓冲音调电路,电流反馈后级功放部分电路,电源及扬声器防冲击保护电路等。内容讲解详细,形象,绝对值得收藏-Produced using LM1875+ NE5532 amplifier circuit (suitable for multimedia speaker upgrade), and TDA2030 the package exactly the same inform
RENJIJIAOHU
- 利用实验箱提供的键盘扫描电路和显示电路,做一个扫描键盘和数码显示实验,把按键输入的键码在六位数码管上显示出来 实验程序可分成三个模块。 ① 键输入模块:扫描键盘、读取一次键盘并将键值存入键值缓冲单元。 ② 显示模块:将显示单元的内容在显示器上动态显示。 ③ 主程序:调用键输入模块和显示模块。 -Experimental box provided by the keyboard scanning circuit and display circuit, do a scan ke
fifo
- 异步FIFO是一种先进先出的电路,使用在需要产时数据接口的部分,用来存储、缓冲在两个异步时钟之间的数据传输。- Asynchronous FIFO is the electric circuit which one kind advanced leaves first, uses when needs to produce data interface s part, uses for to save, the cushion between two asynchronous clock s d
DSP_DMA_McBSP
- 摘 要:本文介绍了采用双声道音频A/D转换芯片CS5331A和TMS320VC5402 DSP组成的双声道音频采集系统 的设计。给出了系统的硬件设计方案,包括CS5331A与TMD320VC5402 DSP的接口电路和信号时序。在硬件方案 的基础上,给出了系统的总体软件流程,并详细介绍了DSP的多通道缓冲串行口(McBSP)和直接存储器访问(DMA) 的初始化设置,给出了相应例程。最后,给出了采集到DSP内存中的双声道音频数据的波形。 关键词:采集 DMA McBSP DSP
PCI9054
- 本文介绍了基于PCI接口的500 MHz高速数据采集系统的设计。该系统采用高速FPGA和大容量存储器对高速采集后的海量数据进行缓冲和存储,通过PCI接I=l电路实现和主机的通信。另外还详细介绍了PLX公司的一款先进的总线控制PCI9054的特性、总线操作方式和DMA操作等功能,及其在PCI接口电路中的具体应用,从而提供了一种简便而高效的PCI接口电路实现方法。-This article describes a design based on the PCI interface, 500 MHz
SD
- 用STC12C5A60S2单片机实现的,能直接读取并播放sd卡中的wav文件。由于51单片机速度有限,内存很小,本程序采用双缓冲方式,使声音听起来很流畅。外围电路是用dac0832+lm324进行模拟信号的转换的,电路简单,这里就不给电路图了。-With STC12C5A60S2 MCU can directly read and play wav file in the SD card. Due to the limited speed of 51 single-chip, memory is
AD0809-sampling-RS232
- 这是个AD0809信号采集与频谱分析电路设计,里面包含RS232接口通信状态机,LPM-RAM数据缓冲,A/D采样控制状态机,RS232通信适配电路。-This is an AD0809 signal acquisition and spectrum analysis circuit design, which includes RS232 interface communication state machine, LPM-RAM data buffering, A/D sampling co
AD5663_datasheet
- AD5663,nanoDAC家族的一员,是一个低功率,双,16位缓冲电压DAC,从一个2.7 V至5.5 V供应和保证单调的设计。 AD5663需要外部参考电压设置DAC输出范围。包含部分的上电复位电路,确保了DAC输出大国为0 V或中级(AD5663-1)仍然存在,直到一个有效的写。部分包含一个省电功能,减少了设备的当前消费480 nA在5 V和提供software-selectable输出负载在省电模式。 这部分在正常操作的低功耗使它适合便携,电池供电设备。电力消耗是在5 V 1.2
[CN0301].通用LVDT信号调理电路_cn
- 本电路采用AD698 LVDT信号调理器,包含一个正弦波振荡器和一个功率放大器,用于产生驱动原边LVDT的激励信号。AD698还可将副边输出转换为直流电压。AD8615轨到轨放大器缓冲AD698的输出,并驱动低功耗12位逐次逼近型模数转换器(ADC)。系统动态范围为82 dB,带宽为250 Hz,非常适合精密工业位置和计量应用。(This circuit uses the AD698 LVDT signal conditioner, which includes a sine wave osci