CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - PHASE LOCKED LOOP

搜索资源列表

  1. 数字锁相环设计源程序

    3下载:
  2. PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF-digital phase-locked loop PLL design source, in which Fi is the input freque
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:121399
    • 提供者:杰轩
  1. 4046PLL

    0下载:
  2. 采用4046实现的10m以下信号的锁相环 电路图。-used to achieve the 4046 10m below the signal phase-locked loop circuit.
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:14054
    • 提供者:闪核
  1. dll11254

    1下载:
  2. 数字琐相环DPLL的VERLOG代码,MODELSIM下的工程,有测试文件-digital phase-locked loop DPLL VERLOG code MODELSIM under the projects, a test document
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:19261
    • 提供者:刘仪
  1. 数字锁相环

    1下载:
  2. PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF-digital phase-locked loop PLL design source, in which Fi is the input frequency (receive data), Fo (Q5) is the local output frequency.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:125197
    • 提供者:于洪彪
  1. ADF4360-8

    0下载:
  2. 单片机控制锁相环芯片adf4360-8产生高频信号的程序。-SCM control phase-locked loop chip adf4360-8 high-frequency signals generated program.
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2012-07-28
    • 文件大小:865
    • 提供者:zhang
  1. DPLL(VHDL).rar

    0下载:
  2. 使用VHDL语言进行的数字锁相环的设计,里面有相关的文件,可以使用MUX+PLUS打开,The use of VHDL language of digital phase-locked loop design, there are relevant documents, you can use MUX+ PLUS Open
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:13717
    • 提供者:国家
  1. ADPLL.rar

    0下载:
  2. 全数字锁相环(adpll)的部分源程序代码,是其中最重要的部分。,All-digital phase-locked loop (adpll) part of the source code, is one of the most important part.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2015-05-16
    • 文件大小:1561
    • 提供者:林飞
  1. radio.rar

    0下载:
  2. 本程序演示 :以非利普TEA5767 为核心的,高中频处理,以及立体声解调,高频锁相环为一体的收音程序, 1 支持手动输入频率 频率范围:87。5MHZ - 108。5MHZ 2 自动搜索电台(本程序已经写好,但效果不太理想,有假台) 3 支持电台编号功能(存储电台频率到24C02) 4 支持频率微调 5 支持电台选择 ,This procedure demo: TEA5767 non-Lipkin at the core, high-frequency processin
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-23
    • 文件大小:669804
    • 提供者:涂龙
  1. delay_early_gate.rar

    0下载:
  2. 超前滞后锁相环,可以精确的是想符号同步的 采用V_LOG代码编写 可以直接使用,Lead and lag phase-locked loop can be accurate is to synchronize the use of symbols V_LOG code can be directly used to prepare
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:4751
    • 提供者:刘伟
  1. pll.rar

    1下载:
  2. 模拟锁相环(apll)的一些simulink模型,Analog phase-locked loop (apll) some simulink model
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-27
    • 文件大小:733757
    • 提供者:prescaler
  1. ADF4360-2

    0下载:
  2. 单片机控制锁相环芯片adf4360-2产生信号源的程序。-SCM control phase-locked loop chip adf4360-2 produces the signal source program.
  3. 所属分类:SCM

    • 发布日期:2017-04-03
    • 文件大小:882
    • 提供者:zhang
  1. pll

    1下载:
  2. 用VERILOG语言实现的数字锁相环P-VERILOG language with the digital phase-locked loop PLL
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-04-25
    • 文件大小:383668
    • 提供者:叶少朋
  1. MC145152

    0下载:
  2. 1、数字锁相环的单片机代码。 2、单片机与数字锁相环MC145152的应用系统的设计与实现。-1, the single-chip digital phase-locked loop code. 2, microcontroller and digital PLL MC145152 Application System Design and Implementation.
  3. 所属分类:SCM

    • 发布日期:2017-03-31
    • 文件大小:11850
    • 提供者:foxmail2008
  1. PLL

    0下载:
  2. PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上; 顶层文件是PLL.GDF-Digital phase-locked loop PLL is the design source code, which, Fi is the input frequency (receive data), Fo (Q5) is
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:127378
    • 提供者:许伟
  1. phase-locked

    0下载:
  2. 主要是关于锁相环的环路滤波设计与计算,非常经典的-Mainly on the phase-locked loop filter design and calculation, very classic
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:1538133
    • 提供者:123
  1. wtut_sc

    0下载:
  2. DCM includes a clock delay locked loop used to minimize clock skew for Spartan-3, Virtex-II, Virtex-II Pro, and Virtex-II Pro X devices. DCM synchronizes the clock signal at the feedback clock input (CLKFB) to the clock signal at the input clock
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-27
    • 文件大小:106637
    • 提供者:shad
  1. Low-phase-noise

    0下载:
  2. 能够完成低相噪、低杂波数字锁相环路滤波器-Low phase noise, low clutter digital phase-locked loop filter design
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:773748
    • 提供者:郑晔桦
  1. PLL

    0下载:
  2. Phase locked loop(PLL) Verilog HDL code
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:20988
    • 提供者:hr
  1. FLL-P-locked-loop-program

    0下载:
  2. msp430F169锁相环实现,完全最基本的功能!-msp430F169 phase-locked loop to realize fully the basic function!
  3. 所属分类:SCM

    • 发布日期:2017-04-15
    • 文件大小:7047
    • 提供者:arron
  1. phase-locked-loop-implementation

    0下载:
  2. 在FM0数据解码时,利用锁相环生成数据同步时钟信号。文件为锁相环实现。Verilog HDL-When FM0 decoding data using the phase-locked loop generates the data synchronizing clock signal. File for phase-locked loop implementation.Verilog HDL
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:2568
    • 提供者:
« 12 3 4 5 6 7 8 9 10 »
搜珍网 www.dssz.com