搜索资源列表
FPGA读写控制sram
- 拨码开关控制读写,按键控制地址加,读出数据由数码管显示,直观展现了程序是否正确。
用FPGA实现SRAM读写控制的Verilog代码
- 用FPGA实现SRAM读写控制的Verilog代码-SRAM FPGA implementation using Verilog code to read and write control
sram读模块基于FPGA的实现
- sram读模块基于FPGA的实现 verilog源代码,sram
sram
- SRAM控制器,含整个工程 vSRAM控制器,含整个工程 SRAM控制器,含整个工程-SRAM SRAMSRAMSRAMSRAMSRAMSRAMSRAMSRAM
Verilog-SRAM
- 用verilog hdl语言编写的fpga与片外sram 的读写控制-With the verilog hdl language fpga sram chip with read and write control
sram_controller
- sram 控制器的三种实现方案,来自xinlix工程师之手,不可多得-sram controller implementation of the three programs, from the hands of engineers xinlix, rare
sram_test
- fpga读写SRAM的VERILOG 代码-the verilog code of fpga write/read sram
FPGA2SRAM
- verilog code that can implemented on ACEX1k FPGA for a SRAM-verilog code that can implemented on ACEX1k FPGA for a SRAM
sram
- a verilog sram code. use it to manipulate sram on fpga
IS61WV51216BLL
- 备注:使用的是VeriLog HDL语言 软件环境xilinx ISE 10.1,硬件:高教仪EXCD-1FPGA电路板。FPGA信号:spartan-3e . 功能编写硬件描述性语言实现FPGA对板上外设SRAM IS61WV51216BLL的读写,通过串口发送到上位机上,使用串口助手显示读取的数据。-Note: Use the VeriLog HDL language software environment xilinx ISE 10.1, hardware: Higher M
SRAM
- FPGA控制SRAM的VERILOG源码-The VERILOG source code control SRAM FPGA
SRAM
- 语言:VHDL 功能:利用VHDL编程,实现FPGA对SRAMIS61LV24516的读写操作。由于是针对IS61LV24516型号进行读写的,如果不是此型号的SRAM需要对程序进行时序修改。 仿真工具:modelsim 综合工具:quartus -Language: VHDL function: the use of VHDL programming, FPGA on SRAMIS61LV24516 read and write operations. Because it
verilogsram
- 用FPGA实现SRAM读写控制的Verilog代码-SRAM FPGA implementation using Verilog code to read and write control
chip-SRAM-communication
- Verilog编写FPGA与片外SRAM通信模块,内含源代码,希望对大家有所帮助。-FPGA in Verilog-chip SRAM with communication modules, including source code, we want to help.
SRAM
- 一个用verilog语言实现的SRAM读写的完整的FPGA工程-A project about sram
sRAM
- FPGA与Sram通信并液晶显示,程序为verilog语言-FPGA and Sram communication and LCD, the program for the verilog language
verilog--sram
- ram的fpga应用,用verilog语言实现,适用于cyclone 2系列-ram the fpga application verilog language applicable to cyclone 2
verilogsram
- FPGA Verilog HDL 读写SRAM-SRAM FPGA Verilog HDL to read and write
FPGA_SDRAM
- UART作为RS232协议的控制接口得到了广泛的应用,将UART的功能集成在FPGA芯片中,可使整个系统更为灵活、紧凑,减小整个电路的体积,提高系统的可靠性和稳定性。提出了一种基于FPGA的UART的实现方法,具体描述了发送、接收等模块的设计,恰当使用了有限状态机,实现了FPGA片上UART的设计,给出了仿真结果。-fpga verilog uart sram
sram
- FPGA 读写 SRAM 存储块,verilog代码(Read and write SRAM memory block and Verilog code in FPGA)