搜索资源列表
cpldPWM
- verilog HDL 编写的PWM,是初学CPLD者入门Z资源,epm7128stc100-10-verilog HDL prepared by the PWM, is a novice CPLD Getting Started Z resources, epm7128stc100-10
vcpwmcpldcar
- vc++与vhdl代码,cpld接受pc串口指令,输出pwm信号控制伺服电机.双通道,各128级.使用了扩展ascii码
CPLD20008410510
- 一种基于CPLD 的PWM控制电路设计,仅供参考
cpld-pwm
- 基于cpld的pwm控制设计 采用vhdl.verilog语言设计 对大家比较有用
CpldVhdl
- 用VHDL语言写的程序包含如下功能:1.键盘扫描2.控制AD转换3.产生PWM信号与51系列CPU接口,接在51地址数据总线上,单片机通过访问地址总线上的数据寄存器来控制CPLD
pwm
- 实现PWM波型....使用VHDL语言-Realization of PWM waveform using the VHDL language ....
an501_design_example
- PWM文件 用于CPLD,学习如何用VHDL语言写程序-PWM files for CPLD, learn how to write VHDL language program
Pulse_Width_Modulator_Altera_MAX_II_CPLD_Design_E
- Example VHDL project showing how to use a PWM by CPLD
transfer
- 基于CPLD的PWM波形的发生器,编程语言为verilog,开发环境为QuartusII.-The CPLD-based PWM waveform generator, the programming language to verilog, development environment for QuartusII.
an501_design_example
- 在MAX2系列CPLD上实现脉冲宽度调制(PWM),完整的设计成程序和仿真结果。-In the MAX2 series CPLD to realize pulse width modulation (PWM), a complete design and simulation results into the program.
MCU_V_PWM_16bit
- 单片机通过总线,将占空比和频率送到CPLD/FPGA中,并控制PWM输出.采用Verilog HDL语言编写。-Microcontroller by bus, the duty cycle and frequency sent to the CPLD/FPGA in, and control the PWM output. Using Verilog HDL language.
Pulse_Width_Modulator_Altera_MAX_II_CPLD_Design_Ex
- 来自于ALTERA官方网站。 本文档详细介绍怎样利用MAX® II CPLD 来实现脉冲宽度调制(PWM)。本设计还利用了MAX II CPLD 的内部用户闪存振荡器,不需要采用专门的外部时钟。 附有verilog源程序。-From ALTERA website. This document details how to use the MAX ® II CPLD to implement pulse width modulation (PWM). This design
cpld--abcount090418
- 新做数据采集卡的PWM,计数器,继电器控制等全部资源的CPLD程序。-New data acquisition card to do PWM, counter, relay control, and all other resources, CPLD program.
cpld
- 基于CPLD的PWM信号发生器,产生占空比可调的PWM波。-cpld pwm
CPLD-based-design-of-digital-PWM.
- CPLD-based design of digital PWM signal generator
CPLD-based-of-PWM
- 基于DSP&CPLD的载波移相多电平PWM实现的研究-DSP & CPLD-based carrier phase multi-level implementation of PWM
pwm
- 用于CPLD上的简易PWM程序,使用按键控制脉宽,适用于初学者-PWM is used to program the CPLD' s easy to use button control pulse width for beginners
PWM
- 基于CPLD的多路PWM的实现,单片机串口传送占空比数据-CPLD-based multi-channel PWM to achieve single-chip serial transmission duty cycle data
wp-01085-analog-output-digital-cpld-pwm
- Optimize motor control design
PWM
- 使用FPGA/CPLD 输出固定占空比PWM波形。-using FPGA/CPLD output PWM waveform