搜索资源列表
ARMCORE
- arm7的IP软核代码,对与研究ARM 和做FPGA开发有很大帮助!
arm9_fpga2_verilog
- arm9_fpga2_verilog是一个可以综合的用verilog写的arm9的ip软核,对学习arm和FPGA开发有帮助。
lab4
- Xilinx大学计划中EDK环境下的MB软核例程4源代码,版本为8.1,按照例程亲自编写,绝对可用!
or2000
- 这是一个MIPS架构的开发的CPU软核OR2000,比OR1200更高的版本,里面还有SOC程序,多次MPW流片成功
Altera
- 利用Nios Ⅱ软核处理器,以Altera公司的UP3开发板为硬件平台,以Quartus II、Quartus ID为软件开发平台,设计一个电子钟,实现下列系统功能: (1)在液晶屏上显示时间、日期、状态提示; (2)利用4个按键对时间(时分秒)、日期(年月日)进行设置; (3)利用一个LED灯指示当前设置状态;
C51控制SRAM
- 本源码是模拟软核51利用I2c控制SRAM进行读写控制的程序
sdcard_read
- NIOS 软核读SD卡源码 IDE 7.2下通过-NIOS soft-core reading SD card through source IDE 7.2
8051_latest
- 8051ip核,可用于ic设计和FPGA的软ip核使用-8051ip nuclear, can be used for ic design and FPGA soft-core use of ip
hello_world
- niosII的一个例子!NIOSII是ALTERA出的一个软核处理器,可定制组件,可随时更改设计而不需要修改线路板!-niosII an example! ALTERA NIOSII is out of a soft-core processor, customizable components, which can change the design without modifying the circuit board!
12864_4_done
- xilinx fpga 中嵌入MicroBlaze软核处理器 实现12864液晶的控制 显示字符 汉字 自定义字符 图片 任意绘图-xilinx fpga MicroBlaze embedded soft core processor to control the liquid crystal display 12864 characters in any Chinese custom character drawing pictures
lab6_LwIP
- 本工程项目实现了LWIP协议栈在microblaze软核处理器的移植,并附有简单的应用程序。-This project realized LWIP protocol stack transplantation in microblaze soft core processor, with a simple application.
CPU_test
- 设计并通过modelsim仿真软件实现了一个可以在FPGA平台上运行的8位RISC的CPU软核-Design an 8-bit RISC CPU soft core on an FPGA platform and simulate it using ModelSim
timer
- 基于FPGA nios II 的软核处理器 定时器的应用程序-Based on FPGA nios II soft-core processor timer application
nios_interrupt
- 介绍Nios软核处理器的IO中断的应用机制,对初学的Nios的同学是个很好的参考,-Describes the application of the mechanism Nios soft core processor IO interruption of the Nios beginner students is a good reference,
CMSIS-Library-usage-guide
- CMSIS-DSP库使用指南 CMSIS(Cortex处理器软件接口标准)是ARM推出的基于ARM Cortex-M系列处理器的硬件抽象层 接口。CMSIS包含以下几个部分: 1) CMSIS-Core:包括Cortex-M处理器核和外设的接口API,也包括了使用Cortex-M4核SIMD 指令的内函数 2) CMSIS-DSP:包含了超过60个DSP处理函数,可处理不同的数据类型,包括定点(分数 q7,q15,q31)和单精度浮点 3) CMSIS-RTOS
AT426-BU-98000-r0p0-00rel0
- Cortex-M3软核,适用于Vivado 2018.2以上版本(Cortex-M3 IP,suitable for the Vivado 2018.3 or later)