搜索资源列表
7seg_led
- 使用xilinx公司的FPGA实现了七段码的定时器时钟程序-use of the Xilinx FPGA in paragraph 107 of the Code timer clock procedures
FPGA--DDS-PhaseMeasure
- Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
FPGA-SD
- 基于FPGA的SD转换器的设计与实现,已经在实际项目中测试过,完全OK!
8051F1024FFT
- 基于8051F单片机,实现1024点的FFT 用C 语言实现的.效果与FPGA实现相同.
使用8051单片机实现FPGA的加载(电路图及代码)~
- 使用8051单片机实现FPGA的加载(电路图及代码)~-use 8051 Implementation of FPGA (circuit and code) ~
多功能高精度信号发生器的设计
- 摘要:直接数字频率合成(DDS)是七十年代初提出的一种新的频率合技术,其数字结构满足了现代电子系统的许多要求,因而得到了迅速地发展。现场可编程门阵列器件(FPGA)的出现,改变了现代电子数字系统的设计方法,提出了一种全新的设计模式。本设计结合这两项技术,并利用单片机控制灵活的特点,开发了一种新的函数波形发生器。在实现过程中,本设计选用了Altera公司的EP1C6Q240C8芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了AT89C51单片机作为控制芯片。本
msp430与FPGA的通信
- 本程序实现的是MSP430与FPGA间的串并联合通行。
AT89C51-DPSK
- 基于单片机和FPGA实现DPSK调制解调的功能和分类比较。-MCU and FPGA implementation based on DPSK modulation and demodulation functions and classification comparison.
ads7822
- 利用Verilog语言实现读取ADS7822模数转换芯片的串行输出数据-it is convinient for us to use A/D converter to get digital data
dual_ram
- FPGA和双端口RAM的DDS任意波形发生器的实现-FPGA and dual-port RAM of the DDS Arbitrary Waveform Generator
lcom
- 很经典的单片机程序,可以实现单片机与FPGA的通信-Is the classic single-chip process can be achieved with single-chip FPGA communications
freq_counter
- 等精度频率计,用Xilinx FPGA和51单片机实现-Precision frequency meter, etc., using Xilinx FPGA and 51 MCU
DDS
- 利用FPGA的资源实现任意波形的产生,再若和单片机配合就能做成任意的波形发生器。-Use of FPGA resources for the realization of arbitrary waveform generation, again if and SCM can be made with the arbitrary waveform generator.
DW8051(Verilog)
- 51单片机IP核源码,可以在fpga实现,并进行仿真与验证-51 single-chip IP nuclear source, you can achieve the fpga, and simulation and verification
DP83640
- IEEE 1588 PTP 硬件支持功能的以太网收发器,时钟精确性能表现非凡无论选用何种微控制器、FPGA或ASIC,DP83640的加入都可确保系统设计的高度灵活性,并实现高达8ns的精确度-IEEE 1588 PTP hardware support Ethernet transceivers, clock accurate performance, whether extraordinary selection of the microcontroller, FPGA or ASIC, D
FPGA
- fpga和单片机串行通信接口实现。主要对于接口的理解 -fpga and the realization of single-chip serial communication interface. For understanding the main interface
fft
- 关于vhdl-FPGA实现fft算法的模块-MATLAB VHDL ADN EDA
20090903FPGA
- 传统的波形发生器采用模拟技术的方法,这种方法构成的波形发生器电路结构复杂,仅能产生正弦波、方波、锯齿波和三角波等几种简单波形。而现在在高科技领域,我们需要的可能是一些任意波形,如在保密雷达发波等军事方面和地震波形、汽车碰撞波形等模拟仿真应用方面。任意波形发生器现在被广泛用于自动控制系统、振动激励、仪器仪表领域。我国目前在这方面还比较落后,特别是在用DDS技术实现任意波形发生器方面。本课题我们打算用DDS技术基于FPGA核心板设计一个任意波形发生器。该仪器我们用LabVIEW来写的控制面板实现与F
积分器-FPGA
- 积分器的一种实现方法:每级积分器都是一个反馈系数为1的单极点IIR滤波器, 其传递函数为:(An implementation of an integrator: each stage integrator is a single pole IIR filter with a feedback factor of 1:)
程序-正弦信号发生器(FPGA+STM32版)
- 以FPGA为核心,实现正弦波、调制波AM、FM、ASK和PSK等功能,通过SPI协议与STM32通信,实现输出波形的选择、频率的设置和基带信号的设定等。(With FPGA as the core, the functions of sine wave, modulation wave AM.FM. ASK and PSK are realized. The output waveform selection, frequency setting and baseband signal sett