搜索资源列表
jcyf
- 本系统参照片上系统的设计架构、采用FPGA与SPCE061A相结合的方法,以SPCE061A单片机为进程控制和任务调度核心;FPGA做为外围扩展,内部自建系统总线,地址译码采用全译码方式。FPGA内部建有DDS控制器,单片机通过系统总线向规定的存储单元中送入正弦表;然后DDS控制器以设定的频率,自动循环扫描,生成高精度,高稳定的5Hz基准测量信号。
pingpufx
- 本设计以凌阳16位单片机SPCE061A为核心控制器件,配合Xilinx Virtex-II FPGA及Xilinx公司提供的硬件DSP高级设计工具System Generator,制作完成本数字式外差频谱分析仪。前端利用高性能A/D对被测信号进行采集,利用FPGA高速、并行的处理特点,在FPGA内部完成数字混频,数字滤波等DSP算法。
FPGA--DDS-PhaseMeasure
- Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
FFTControl
- 电赛一等奖作品:音频信号分析仪单片机源码,需和FPGA配合使用
C8051F020_FreqTest
- 使用C8051F020和FPGA设计的低频信号相位测量仪器,里面有详细程序和硬件电路图。
多功能高精度信号发生器的设计
- 摘要:直接数字频率合成(DDS)是七十年代初提出的一种新的频率合技术,其数字结构满足了现代电子系统的许多要求,因而得到了迅速地发展。现场可编程门阵列器件(FPGA)的出现,改变了现代电子数字系统的设计方法,提出了一种全新的设计模式。本设计结合这两项技术,并利用单片机控制灵活的特点,开发了一种新的函数波形发生器。在实现过程中,本设计选用了Altera公司的EP1C6Q240C8芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了AT89C51单片机作为控制芯片。本
SPWM_STC89C52
- 电子设计竞赛二等奖,SPWM信号发生器微控制器STC89C52的源代码,包括仪器前面板的管理(4*4键盘扫描和12864液晶显示),以及模拟SPI接口向FPGA发送控制字。-Electronic Design Competition Award, SPWM signal generator, microcontroller STC89C52 source code, including the management of the instrument front panel (4* 4 keyb
ddsdds
- 摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号 (2009-01-04, VHDL, 99KB, 9次) -hgfhtht rrgtsrt rthg rgrswt sgethwrathwtHY TSRTTHSRH
DigitalOscilloscope
- 本数字示波器以单片机和FPGA为核心,对采样方式的选择和等效采样技术的实现进行了重点设计,使作品不仅具有实时采样方式,而且采用随机等效采样技术实现了利用实时采样速率为1MHz的ADC进行最大200MHz的等效采样。同时系统还具有可测2mV小信号、波形存储回放、测频、触发沿选择、校准信号输出等功能。-The digital oscilloscope and a single-chip FPGA as the core, the choice of the sampling methods and
AWG1144
- 基于ARM的信号发生器FPGA的VHDL程序,可以实现频率调节到10M-ARM-based FPGA-VHDL signal generator procedure, can achieve frequency adjustment to 10M
9850Code
- AD9850信号发生模块程序,基于51单片机 c程序-AD9850 signal module program, based on MCU 51 c program
fpga-430
- 函数信号发生器的msp430f247的程序-Function Signal Generator msp430f247 procedures
dfefe.doc
- 该高频正弦信号发生器基于直接数字频率合成(DDS)和数字锁相环技术(DPLL),以微控制器(MCU)和现场可编程逻辑门阵列(FPGA)为核心,辅以必要的外围电路设计而成。系统主要由正弦信号发生、红外遥控、高速模数(A/D)-数模(D/A)转换、信号调制和后级处理等模块组成。-The high-frequency sinusoidal signal generator based on Direct Digital Synthesis (DDS) and digital PLL (DPLL), a
LCD-Display-Driver-Design
- : 为了将液晶显示器( L C D) 用于军用设备和一些特殊领域, 采用工, _ l k N . F P G A, ~片, 自 行设计L C D显示 驱动逻辑, 研制一种能够可靠工作于. 4 0 ~ + 6 5 ℃的L C D显示驱动器。 该显示驱动器能够接收隔行扫描 诵视 曩 信号 。 逝待去隔行和缩放处理 。 买现清聚显示。 簧通过 蔷低温头验o-: For the liquid crystal display (LCD) used in military equipment a
SG_AT89S52
- 2006年电子竞赛二等奖,多波形函数、信号发生器的主控制器——AT89S52源代码,汇编语言编写,主要实现仪器前面板的管理(包括2*3键盘扫描和1602液晶显示模块驱动),以及模拟SPI接口向FPGA发送控制字。-Electronic Contest Award in 2006, more than wave functions, the main controller signal generator- AT89S52 source code, written in assembly lang
msp430
- 该源文件以msp430f149为CPU,内含MSP430各分模块的程序,适合单片机初学者学习,还有简易频率计,数字存储示波器,函数信号发生器三个模块的源程序,适合msp430学习者的实践。还带有FPGA的学习部分 含AD/DA-Msp430f149 the source file for the CPU, the sub-module containing MSP430 program for the microcontroller for beginners to learn, and sim
freq
- 通过MSP430 FPGA测量信号峰峰值,频率,周期,脉宽,相位等的完整工程-Measurement of the signal peak to peak, frequency, period, pulse width, phase, etc. complete works by the MSP430 FPGA
USB11_ACEX1K
- FPGA文件负责采集传感器数据,然后传给51单片机,51单片机通过usb将信号传递给上位机,,vc文件是上位机软件界面,-FPGA file is responsible for collecting sensor data, and then passed to the 51 single-chip, 51 single-chip signal transmitted to the host computer via usb vc file is a PC software interface
mcu-fpga
- 单片机与fpga通信,单片机接受,可接受多位数据,该程序为单片机向fpga发送sclk信号,编译已通过-Communicate with the fpga chip microcontroller accepted and acceptable multi-bit data, the program for the microcontroller to send sclk signal fpga
程序-正弦信号发生器(FPGA+STM32版)
- 以FPGA为核心,实现正弦波、调制波AM、FM、ASK和PSK等功能,通过SPI协议与STM32通信,实现输出波形的选择、频率的设置和基带信号的设定等。(With FPGA as the core, the functions of sine wave, modulation wave AM.FM. ASK and PSK are realized. The output waveform selection, frequency setting and baseband signal sett