搜索资源列表
dsp2cpld
- dsp下载器cpld程序 感兴趣的朋友可以下来-dsp downloader cpld procedures interested friends can see down
DSPCPLD
- dsp与cpld的连接原理图,华绑的哦!-dsp and cpld connection diagram, China tied Oh!
idedriver
- ide的低层驱动程序。一个工程(cpld+dsp)的一部分。-ide the lower driver. A project (cpld + dsp) part.
cpci1
- 针对多DSP 共享总线的通用信号处理板卡, 介绍了基于PCI9054 和CPCI 总线的接口设计, 分析了通用WDM总线驱动程序的开发。采用Verilog HDL 用CPLD 设计控制时序实现了DSP 和 CPCI 总线桥接器PCI9054 之间的普通传输和高速DMA 传输。驱动程序采用DriverWorks 和Windows 驱动开发包DDK 进行开发, 具有很好的通用性和可移植性。
DSPCPLD
- DSP与CPLD通信方法 有需要的请下载
TI_DSP_USB2_XDS510_Emulator.ra
- 内容包括: 仿真器原理图.rar CPLD_XDS510的源码.rar 24C01配置文件.rar XDS510 Windows驱动程序 详细制作过程说明文档 简介:介绍了基于USB2.0接口的DSP仿真器的研制方法。采用该方法,只需要设计出DSP仿真器的硬件系统和CPLD程序,USB驱动程序的设计采用TI公司提供的源程序,使得仿真器的研制十分简单易行。该仿真器通过实际产品测试,性能可靠。广大的DSP开发者可以使用本文提供的方法制作仿真器。 ,Include: schemati
DSP-audiocompressPCI
- 用DSP进行语音压缩的一个开发实例(PCI总线)。详细介绍了PCI总线以及语音压缩数字信号处理系统的软、硬件系统设计方案及架构-DSP for voice compression using the example of a development (PCI bus). Detailed information on PCI bus, as well as voice compression digital signal processing system software and hardwa
DSP
- 本课题设计的是基于DSP的A429通信测试板。该测试板的设计实现了PC机与 ARINC429 协议通信系统间通讯的测试,采用 DSP 控制,利用 ARINC429总线接口芯片 HS3282,HS3182 和CPLD等,构成了一款结构简单、可靠性高的测试电路板。该测试板的逻辑控制电路通过对CPLD的编程实现,整个电路简单、紧凑。-The design of this subject is based on the DSP board communications test of the A429.
DEC6713
- DSP 6713型号的基本源程序 可以对67系列进行初始化,对EDMA,CPLD进行配置。-6713 DSP basic models of 67 series source program can be initialized, to EDMA, CPLD configuration.
DSP2812-Ext_int
- 2812有三个独立的外部可屏蔽中断XINT1,XINT2,XINT13和一个不可屏蔽中断XNMI,外部扩展可屏蔽中断通过CPLD之后,通过按键产生一外部中断EXINT5。-2812 has three independent external maskable interrupt XINT1, XINT2, XINT13 and a non-maskable interrupt XNMI, external expansion through the CPLD can be screened a
DA
- 00IC2407+CPLD板上选用的DA转换器是TI公司的TLC5620,TLC5620是串行4通道8位 DA 转换器,DSP 通过 SPI 与其接口,TLC5620 的工作频率是 1MHZ,所有 DSP 的 SPI也必须设置位1MHZ, -00IC2407+ CPLD DA converter board is selected TI' s TLC5620, TLC5620 is a serial 4-channel 8-bit DA converters, DSP and its
AD
- 2407A 内置 16 通道10 位AD 转换器,在 00IC2407+CPLD 实验板上只扩展两通道,分 别是第0 通道和第8通道,DSP 能承受的A/D 输入信号是0-3.3V,在00IC2407+CPLD 实 验板上没有单独采用基准源,直接使用系统的3.3V作为A/D 转换器的基准信号。 -Built-2407A 16-channel 10-bit AD converter, in 00IC2407+ CPLD experiment board extended only two
DSPandCPLD
- 基于DSP+CPLD的伺服控制卡的设计,资料很好,很不错,希望对大家有用。-Based on DSP+ CPLD design of the servo control card, data very good, very good, and I hope useful.
cpldPdsp
- 里面有的DSP+CPLD的板子的原理图 代码 以及资料 十分的详细-Some inside the board DSP+ CPLD schematic details of the code and data are
CPLD-based-of-PWM
- 基于DSP&CPLD的载波移相多电平PWM实现的研究-DSP & CPLD-based carrier phase multi-level implementation of PWM
DSP_CPLD_KEY_LD
- DSP通过CPLD控制灯,当按键按下时,将按键的状态传给DSP,然后DSP根据地址读取按键状态,再把命令发给灯,结果就可以实现按键控制灯-DSP CPLD to control light, when the button is pressed, the button state to the DSP, and DSP based on the address to read the button state, then the command issued Lights, the result
cpld_dsp_ld1_ld8
- dsp控制lcd的例子 共享给大家 希望有用到的地方-examples of dsp control lcd
10.LED
- 采用并行控制、动态显示方式:TMS320F28335 DSP数据线控制显示数据,通过74HC374对数据进行锁存;数码管公共端由另一片74HC374输出作为片选,分时控制数码管,达到动态显示的目的。74HC374控制信号由CPLD(xc95144xl)和GAL(一个PLD芯片)译码输出。并通过头文件(xdata.h)和修改CMD文件定义各个74HC374的地址为一个结构体,其中,“*Ex_smgc = (Uint16 *)0x206000 ”的高4位对应于4个数码管使能的锁存器地址。 “*E
CPLD_QQ2812
- DSP与CPLD相结合的一个程序,利用CPLD扩展IO口。-DSP CPLD
CPLD
- DSP\F28335\底板CPLD烧写文件.rar-\ 28335 \ floor CPLD programming file .rar