搜索资源列表
DDS-program
- DDS芯片中主要包括频率控制寄存器、高速相位累加器和正弦计算器三个部分(如Q2220)。频率控制寄存器可以串行或并行的方式装载并寄存用户输入的频率控制码;而相位累加器根据 dds 频率控制码在每个时钟周期内进行相位累加,得到一个相位值;正弦计算器则对该相位值计算数字化正弦波幅度(芯片一般通过查表得到)。DDS芯片输出的一般是数字化的正弦波,因此还需经过高速D/A转换器和低通滤波器才能得到一个可用的模拟频率信号。-The chips mainly includes DDS frequen
FIR_16bits_16length
- 这是一个实现了16位16个长度的FIR滤波器,已经通过仿真。可用-This is a realization of the 16 16 the length of the FIR filter, has been through simulation. Available
FILTER
- 一个工作频率(采样频率)100M的,截止频率10M的FIR滤波器,一共是108阶。 一共四个文件,滤波器的实现文件FILTER.v,测试平台FILTER_TB,matlab生成测试向量,和matlab读取输出数据分析。 经过了测试,是可用的-A working frequency (sampling frequency) 100M, cutoff frequency 10M FIR filter, a total of 108 bands. A total of four documen
text_fir_lbq
- 本人毕业论文中的一个模块,我FIR有限长滤波器,可以直接编译仿真下载。。实际测试可用-A module in my thesis, I finite length FIR filters can be directly compiled simulation download. . The actual test are available. .
DDS
- 基于fpga的DDS详细设计方案 verilog语言 正弦计算器则对该相位值计算数字化正弦波幅度(芯片一般通过查表得到)。DDS芯片输出的一般是数字化的正弦波,因此还需经过高速D/A转换器和低通滤波器才能得到一个可用的模拟频率信号。-Direct Digital Synthesizer base on fpga use verilog Sine calculator to calculate the value of the digital phase sine wave amplitu