搜索资源列表
cordic.rar
- 基于cordic算法的正余弦信号发生器,通过编译仿真,Cordic algorithm is based on the cosine signal generator, through the compiled simulation
FPGA_signal_general
- 摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。 关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号-Abstract: Direct Digital Synthesis (DDS) technology, the basic principles are giv
wave_generator
- 这是一个关于信号发生器的vhdl仿真程序,内容十分完整-This is a signal generator on the vhdl simulation program, very complete
FPGA_DDS
- 基于FPGA的DDS信号发生器产生VHDL源码及其测试激励文件的matlab模型,在modelsim下仿真通过-FPGA-based VHDL source DDS signal generator and the test stimulus file matlab model simulation in modelsim adopted under
BoXingFaSheng
- 多功能波形发生器VHDL程序与仿真 功能:实现4种常见波形正弦、三角、锯齿、方波(A、B)的频率、幅度可控输出(方波 --A的占空比也是可控的),可以存储任意波形特征数据并能重现该波形,还可完成 --各种波形的线形叠加输出。 --说明: SSS(前三位)和SW信号控制4种常见波形种哪种波形输出。4种波形的频率、 --幅度(基准幅度A)的调节均是通过up、down、set按键和4个BCD码置入器以及一 --个置入档位控制信号(ss)完成的(AMP的调节范围是0~5V,调节量
ISE_lab17
- VHDL语言实现正选信号发生器,并仿真验证的源程序及代码-VHDL language is selected signal generator, and simulation and verification of the source code
EDA3add
- 序列信号发生器与检测器设计:用状态机设计实现串行序列检测器的设计,先设计(可用原理图输入法)序列信号发生器产生序列:0111010011011010;再设计检测器,若检测到串行序列11010则输出为“1”,否则输出为“0”,并对其进行仿真和硬件测试。-Sequence signal generator and detector design: The Design and Implementation of a serial sequence of state machine design of
EDA3
- 实验目的 1.学习一般有限状态机的设计; 2.实现串行序列的设计。 二、设计要求 1. 先设计0111010011011010序列信号发生器; 2. 再设计一个序列信号检测器,若系统检测到串行序列11010则输出为“1”,否则输出为“0”,并对其进行仿真和硬件测试。 -Purpose of the experiment 1. Learning the general design of finite state machine 2. Serial sequence de
signal
- 在QuartusII软件环境下,运用VHDL语言编写的信号发生器的实现,包含仿真波形-In quartusii software. use vhdl language of signals to the realization of programme- and emulation waveforms
Function-Generator
- 实现不同波形不同幅度不同频率函数信号发生器的仿真-To achieve different ranges of different waveforms of different frequencies Function Generator Simulation
tri
- 频率可调的三角波函数信号发生器,编译通过,仿真通过-Adjustable frequency signal generator triangle wave function
dfas
- EDA实验源代码 正弦信号发生器,自带仿真,源代码,下载可运行-EDA test sinusoidal signal generator source code, comes with simulation, source code, download to run
EWB-sequence-11000011generator
- 使用Electronics Workbench 5.0电子仿真软件(EWB)设计的序列信号发生器。-Using electronic simulation software Electronics Workbench 5.0 (EWB)design a sequence signal generator.
adjustable-signal-generator
- 这是一个可调的信号发生器,可产生正弦波,矩形波,三角波,用SignalTap II 仿真 -This is an adjustable signal generator, can produce sine, square wave, triangle wave, with the SignalTap II simulation
singen
- 利用vhdl在quartusii中编写的正弦信号发生器,并在quartusii中进行了仿真-Using the VHDL in a QuartusII in the preparation of the sinusoidal signal generator, and makes simulation in QuartusII
zifujiance
- 数电仿真实验,实现序列信号发生器,字符检测,纠错电路,串并转换等功能-Number of electrical simulation sequence signal generator, character detection, error correction circuits, SERDES functions
利用簇模拟汽车控制
- 利用labview编程: 6. 利用簇模拟汽车控制,如右图所示,控制面板可以对显示面板中的参量进行控制。油门控制转速,转速=油门*100,档位控制时速,时速=档位*40,油量随VI运行时间减少。 注意:档位为整数,油量减少速度与档位有关。 7.1 利用随机数发生器仿真一个0到5V的采样信号,每200ms采一个点,共采集50个点,采集完后一次性显示在Waveform Graph上。 7.2 在上题的基础上再增加1路电压信号采集,此路电压信号的范围为5到10V,采样间
Multi-function-waveform-generator
- 本系统应用VHDL语言及MAX+PLUS II仿真软件利用自顶向下的设计思想进行设计,结合示波器加以完成一个可应用于数字系统开发或实验时做输入脉冲信号或基准脉冲信号用的信号发生器,它具结构紧凑,性能稳定,设计结构灵活,方便进行多功能组合的特点,经济实用,成本低廉。具有产生四种基本波形脉冲信号(方波、三角波、锯齿波和正弦波),且脉冲信号输出幅度及输出频率可调,对于方波信号,还可以实现占空比可调。通过软件仿真和硬件测试都得到了预期的结果。-The system using VHDL language
sin
- 正弦波信号发生器,包含源设计文件和ModelSim仿真的整个工程文件。-asin wave generator, Design files and the modelsim project files are included.
FPGA(QII)
- 数字信号发生器,FPGA做的仿真程序,包含三角波、锯齿波、正弦波、方波等共六种波形。-FPGA AND alter SIN SAN JIAO BO JUCHIBO FANG BO