搜索资源列表
verilog
- verilog学习课件。介绍了verilog硬件描述语言的基础知识,包括语言的基本内容和基本结构,以及利用该语言在各种层次上对数字系统的建模方法。-verilog learning courseware. Introduced the verilog hardware descr iption language basics, including basic elements of language and basic structure, and the use of the language
Example-4-17
- 学习异步复位、同步释放电路建模的方法。异步复位、同步释放的具体设计方法很多,关键是如何保证同步地释放复位信号。本例的设计方法是在复位信号释放时,用系统时钟采样,然后将复位信号送到寄存器的异步复位端。-Learning asynchronous reset, synchronous release of circuit modeling approach. Asynchronous reset, synchronous release of many of the specific design,
Example-4-16
- 串并转换建模 数据流串并转换的实现方法多种多样,根据数据的排序和数量的要求,可以选用移位寄存器、RAM等来实现。对于数据量比较小的设计来说,可以使用移位寄存器完成串并转换;对于排列顺序有规定的串并转换,可以用case语句判断实现;对于复杂的串并转换,还可以用状态机实现-Modeling serial data stream and convert the realization of string and convert many ways, sort and quantity of the
SystemC-From-the-Ground-Up
- 学习编写systemC,掌握系统建模的方法-system C
Example-8-1
- 我的观点是Verilog和VHDL对于高手而言各有利弊,Verilog感觉更适合于RTL(寄存器传输级)的描述,而VHDL更适于System级的建模。 但是初学者强烈建议学习Verilog,更容易入手些,但是学习过程中一定要注意下面一点,毕竟国内外大公司现在大都采用Verilog是有其原因的。 l FPGA/CPLD、ASIC的逻辑设计所采用的硬件描述(HDL)语言是同软件语言(如C,C++等)是有本质区别的!虽然Verilog很多语法规则和C语言相似,但是Verilog是硬件描述
verilogHDL
- 本文主要介绍了Verilog HDL 语言的一些基本知识,目的是使初学者能够迅速掌握HDL 设计方法,初步了解并掌握Verilog HDL语言的基本要素,能够读懂简单的设计代码并能 够进行一些简单设计的Verilog HDL建模。-This paper describes some basic knowledge of the Verilog HDL language, so that beginners can quickly grasp the HDL design methods,
adder4
- 使用层次化建模的方法再quartus下实现的4位全加器。包括半加器,一位全加器和四位全加器,并进行了仿真。-This file is used for learners to learn verilog.
006
- 华为verilog入门教程 本文主要介绍了Verilog HDL 语言的一些基本知识,目的是使初学者能够迅速掌握HDL 设计方法,初步了解并掌握Verilog HDL语言的基本要素,能够读懂简单的设计代码并能 够进行一些简单设计的 语言的基本要素,能够读懂简单的设计代码并能 够进行一些简单设计的Verilog HDL建模。-Huawei verilog Tutorial This paper describes some basic knowledge of Veril