搜索资源列表
PCI总线仲裁参考设计,Quicklogic提供
- PCI总线仲裁参考设计,Quicklogic提供的verilog代码-PCI bus arbitration reference design, pioneered the Verilog code
Altera-AHDL语言设计的PCI总线Core
- Altera AHDL语言设计的PCI总线Core,很难得的PCI设计资料-Altera AHDL design Core PCI, the PCI is difficult to design information
i2c
- 基于VHDL语言实现的I2C总线设计,可实际使用
I2C核的设计
- 一个基于Verilog 的I2C总线的设计,希望对大家有用
user_logic_Open_I2C
- 基于sopc系统的iic总线设计,提供关于片上系统的iic设计源代码及驱动-iic of system on programming chip
Nios_II_I2C
- 本源码为Nios II的开发示例,主要演示Nios II的I2C总线设计。开发环境QuartusII。 本示例十分经典,对基于SOPC开发的FPGA初学者有很大帮助。-The source code for the Nios II development of an example, the main demonstration Nios II I2C-bus design. Development environment QuartusII. This example is very cl
Nios_II_SPI
- 本源码为Nios II的开发示例,主要演示Nios II的SPI总线设计。开发环境QuartusII。 本示例十分经典,对基于SOPC开发的FPGA初学者有很大帮助。-The source code for the Nios II development of an example, the main demonstration Nios II design of the SPI bus. Development environment QuartusII. This example is
sopcIIC
- 该例子是基于sopc的IIC总线设计完整设计,分为硬件和软件部分,软件部分是用c语言编写的。该项目是个以完成的项目,据有较高的参考和经济价值。该例子是原来做过的项目。 整个项目是在Quartus II 7.0和nios IDE环境下开发。-This example is based on the IIC bus design sopc complete design, divided into hardware and software, the software part is writt
can
- can总线的verilog设计与实现,很好的资料哦-the implention of can bus with verilog
pci
- pci总线源代码,总线设计参考。适合于飓风系列FPGA设计参考。-pci bus source code, the bus design. For hurricane series FPGA design.
pxa_27x_dev_man
- SOC ARM AMBA AHB-Lite 多层总线设计 PX310-P310 platform
cpld-I2C--vhdl
- 此源码为cpld 的 I2c 总线设计的VHDL语言-The source code for the cpld of the VHDL language I2c bus design
FPGA-can_1553b
- 基于fpga 的航空总线设计资料 MIL_STD_1553B总线设计系统 曼彻斯特码的编码-Fpga-based design information MIL_STD_1553B air bus system bus design, etc. Manchester encoding
FPGA_CAN
- FPGA的PCB板 能够进行FPGA编程 主要是实现CAN总线通讯的设计 用过 比较好用-FPGA-PCB board FPGA can be programmed to implement a CAN bus communication is mainly used relatively easy to use design
spipro
- 基于Nios II的SPI总线设计,亲自验证,与大家分享-Based on Nios II SPI bus design
34_BUS
- 基于VHDL的总线设计的实例,对于设计总线规范的同学可以参考下-vhdl bus data
I2C_VHDL_ISEProject
- I2C,总线设计,ISE完整工程,详尽设计,交流学习-I2C-bus design complete ISE project
uart
- 基于XILINX+ISE的通用串行总线设计-Design based on the Universal Serial Bus XILINX+ISE
iicbus
- 基于Nios II的I2C总线设计,开发环境QuartusII,VHDL,经典示例。-I2C Bus Design Based on Nios II
NiosII_I2C_bus
- 采用altera公司EP3C系列芯片实现的基于Nios II的I2C总线设计,采用Verilog编码-Altera company EP3C using the Nios II series chip I2C bus-based design using Verilog coding