搜索资源列表
EP1C3_12_5_RSV
- 基于FPGA的数字存储示波器,用VHDL实现的,压缩包里是Quartus工程。AD采样送进FPGA,存入SRAM后用DA在普通示波器上可以显示。-FPGA-based digital storage oscilloscope, using VHDL achieved compression is Quartus project bag. AD sample into FPGA, after SRAM into DA in ordinary oscilloscope can display.
TheDigitalMemoryOscillographBasedonFPGA
- 示波器方面论文,基于FPGA的数字存储示波器-TheDigitalMemoryOscillographBasedonFPGA
ResearchondigtalstorageoscilloscopebasedonFPGA
- 论文,基于FPGA的数字存储示波器的研究-ResearchondigtalstorageoscilloscopebasedonFPGA
ImplementationofTriggerCircuitinDigital
- 论文,数字存储示波器中触发电路的FPGA设计与实现,转载-ImplementationofTriggerCircuitinDigital
shiboqi(chugao)
- 这个方案是在FPGA中嵌入51单片机IP核,通过51单片机的控制来很方便的实现对数字存储示波器的显示和控制!是我国赛训练的一个题目!-This program is embedded in the FPGA microcontroller IP core 51 through 51 SCM control to easily realize the digital storage oscilloscope display and control! The training of our race
cunchushiboqi
- 用vhdl编写数字存储示波器,通过调试,仿真环境是maxplus-Vhdl digital storage oscilloscope with the preparation, through debugging, simulation environment is maxplusII
shiboqi
- 此为数字存储双宗示波器 内还有C和V程序 非常完整-This is a digital storage oscilloscope were within two-C and V are very complete program
microcont
- 数字时钟设计基于FPGA的数字存储示波器的设计 doc基于FPGA的数字存储示波器的设计 122 基于... 基于单片机的车载时钟控制系统研究 doc基于单片机的车载时钟控制系统研究-microcontroller-based digital clock, set the time, stopwatch, alarm set
FPGAystem
- 基于FPGA和ARM的数字存储示波器控制系统的设计FPGA and ARM-based digital storage oscilloscope Control System-FPGA and ARM-based digital storage oscilloscope Control System
logic_analysis
- 逻辑分析仪是一种类似于示波器的波形测试设备,它可以监测硬件电路工作时的逻辑电 平(高或低),存储后用图形的方式直观地表达出来,主要是方便用户在数字电路的调试中 观察输出的逻辑电平值。逻辑分析仪是电路开发中不可缺少的设备,通过它,可以迅速地定 位错误,解决问题,达到事半功倍的效果。如图 6.1 所示,一个逻辑分析的基本功能架构主 要包括数据采样、触发控制、数据存储和现实控制四大部分。 -Logic analyzer is an oscilloscope waveform simil
dso
- 基于fpga的简易数字存储示波器设计,包含采样,检测触发,波形存储等模块功能-Fpga-based design of simple digital storage oscilloscope, including sampling, testing the trigger, waveform storage module functions
digital-storage-oscilloscope
- 本题设计一个数字存储示波器,以Xilinx公司20万门FPGA芯片为核心,辅以必要的外围电路(包括信号调理、采样保持、内部触发、A/D转换、D/A转换和I/O模块),利用VHDL语言编程,实现了任意波形-The problem to design a digital storage oscilloscope, to Xilinx, Inc. 200,000 FPGA chip as the core, supplemented by the necessary peripherals (incl
shiboqi
- 本设计基于数字示波器原理,以高速转换器件、CPLD和单片机为核心,结合直接存储器存取(DMA)技术,设计制作完成了简易数字存储示波器。此数字示波器具有实时单、双踪显示和存储、连续回放显示功能。整个设计实现了数字存储示波器的所有功能指标。-The design is based on principles of digital oscilloscopes, high-speed conversion devices, CPLD and microcontroller as the core, co
Digital-storage-oscilloscope
- 电赛 练习题目 数字存储示波器 FPGA实现-The CECW practice the subject of digital storage oscilloscope FPGA implementation
fpga
- 简易数字存储示波器verilog源代码 经过EP2C8Q208C8验证-Simple digital storage oscilloscope verilog source code has been verified EP2C8Q208C8
FPGA-high-precision-frequency-meter
- 基于FPGA的高精度频率计设计实验 展示数字存储示波器基本工作原理。 展示硬件测频和测周的基本原理。 在现有综合实践平台上开发DSO硬件频率计模块的方案及流程。 结合数据采集、存储和触发模块的FPGA代码。 FPGA代码完善DSO的频率计模块,实现高精度测频和测周功能。-FPGA-based high-precision frequency meter design experiments Demonstrate the bas
shuzicunchushiboqi
- 当输入信号进入数字式存储示波器时,通过A/D转换器将输入端的信号转换成相应的数字并存入存储器,该过程在采样时基电路的控制下不断地循环进行,而这时仪器的触发电路不断监测输入信号,看控制电路是否出现触发状态,一旦触发条件满足,则采样过程中断,处理器通过对存储器内采样数据的处理和显示,即可在屏幕上重现信号电压与时间的关系,也就是信号电压波形。-When the input signal into the digital storage oscilloscope, via A/D converter i