搜索资源列表
雷达数据采集FPGA
- 这是一个基于altera公司的FPGA雷达数据采集程序,可以快速的读取数据并发送到9054芯片上通过pci传递给上位机。
fpgaandmcuand25h20.rar
- FPGA 和MCU的并口通信 及MCU和E2PROM(FM25H20)SPI通信 功能:FPGA对MCU的写(FPGA发给MCU的地址是写进E2PROM的地址 ,E2PROM中的数据是 FPGA发送的数据。) FPGA对MCU的读(FPGA读取它发给MCU在E2PROM中存取的数据) 程序和图见附件 恳请高手指导 小弟急啊!,FPGA and MCU
verilog-PS2.rar
- 在FPGA内,实现PS2键盘数据读取功能,verilog源代码,In the FPGA, achieving PS2 keyboard data read functions, verilog source code
利用LABVIEW实现板卡数据读取和发送
- 利用LABVIEW实现板卡数据读取和发送,此程序为主界面程序-labview
VHDL
- 采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。 4.共有4个通道(ch1、ch2、ch3、ch4),每个通道配备100 Bytes的RAM,当存满数据后停止数据采集并且相应通道的状态位产生报警信号。 5.数据分为8位串行输出,输出时钟由外部数据读取电路给出。 6.具备显示模块驱动功能。由SEL信号设置显示的通道,DISPLAY
ADC0809
- ADC0809 VHDL控制程序实现芯片的控制与数据读取-ADC0809 VHDL control program
fifo
- 同步FIFO 创建一个256x8大小的同步FIFO,并通过串口发送数据初始化FIFO,FPGA内部读取FIFO的数据通过窗口发送到PC-FIFO
IS61WV51216BLL
- 备注:使用的是VeriLog HDL语言 软件环境xilinx ISE 10.1,硬件:高教仪EXCD-1FPGA电路板。FPGA信号:spartan-3e . 功能编写硬件描述性语言实现FPGA对板上外设SRAM IS61WV51216BLL的读写,通过串口发送到上位机上,使用串口助手显示读取的数据。-Note: Use the VeriLog HDL language software environment xilinx ISE 10.1, hardware: Higher M
top
- 实用的usb数据读取,实现68013数据读取,硬件实现语言-Practical usb data read, data read to achieve 68,013, the hardware implementation language
I2C_v
- 本工程主要是介绍操作一个I2C总线接口的EEPROM AT24C08的方法,使用户了解I2C总线协议和读写方法。 2、通过JTAG口把I2C_FPGA.sof下载到FPGA后,请先长按reset按键大约1秒左右,以进行初始化。按一下实验板上的KEY1键,计数器加1计算,并把计算结果写入EEPROM,并同时显示在数码管最低位,按KEY0把EEPROM的数据读取出来,并显示在数码管上。-Operation of this project is to introduce an I2C bus inte
PCIE_V5
- PCIE_V5是一个完整的VC工程,用于xilinx Virtex5 FPGA的PCIe板卡下DMA数据读取,只能在Win xp下运行,板卡的驱动程序需要安装WinDriver-PCIE_V5 is a VC++ project, which is used to ingress massive data from PCIe board based on Virtex5 FPGA through DMA interface. Install Windriver to offer the boar
source
- 数据读取源代码,能将各种数据中的杂项去掉,得到所需要的数据-good ok source code
based-on-Xilinx-PCIe-Core-DMA
- 1, 支持由板卡发起的DMA操作,既可以将板卡内的数据快速传输到PC,也可以将PC的数据读取到板卡内。DMA的可以通过PCIe的BAR0空间控制。 2, 利用Xilinx LogiCORE Endpoint Block Plus硬核,兼容Virtex 5、Virtex 6、Spartan 6系列。无缝支持PCIe x8、x4、x1速率 。 3, 在板卡的终端是标准的FIFO接口,可以接入各种形式的数据,例如AD采样数据,光纤数据,DA数据。 4, DriverStudio生成的
flash
- 使用Altera公司的FPGA的软化,利用NIOS完成flash数据读取-Using Altera' s FPGA softening, the use of flash data read completed NIOS
Hx711
- hx711的数据读取程序,已测试完成,能正常使用-hx711 data reading program, has been testing is complete, the normal use
ADCS5451A_Sample
- 用verilog语言实现的ADCS5451 AD转换芯片的控制与数据读取。-Using verilog language to achieve ADCS5451 AD converter chip control and data read.
DDR2-verilog
- ddr2的Verilog代码,包括时序控制,数据读取,利用verilog编写的ddr2控制器,在spartan6板子上得以验证,成功实现了FPGA与DDR2的通信。-ddr2 of Verilog code, including timing control, data is read using verilog prepared ddr2 controller board on spartan6 be verified, the successful implementation of the
adc7923
- 完成AD7923的控制和数据读取,AD7923为四路AD,SPI输出接口-Complete the AD7923 control and data read, AD7923 as four-way AD, SPI output interface
AD_24bit_Group_25_CYC4
- 高精度24位ADC时钟配置和数据读取程序,基于Altera cyclone IV EP4CE22F17C6N-High-precision 24-bit ADC clock configuration and data reading program, based on Altera cyclone IV EP4CE22F17C6N
键盘实验文件_modify
- 键盘数据读取,并显示在数码管上,速度可达到100M频率(Read the keyboard data, and display on the digital tube, frequency speed can reach 100M)