搜索资源列表
verilog_jpeg
- 用verilog 描写 应用于数字图像压缩系统--jpeg 有测试文档-using Verilog descr iption applied to digital image compression system -- a test jpeg files
sdh
- 帧同步检测源码,包括同步跟踪模块,fifo,分频模块,还有系统的测试平台-frame synchronization source detection, including synchronous tracking module, fifo, frequency module, and system test platform
FLOOR1
- 电梯的硬件描述语言设计,可以下载测试与仿真,通过EDA开发系统进行调试-lift the hardware descr iption language design, testing can be downloaded and simulation, through the development of EDA system debugging
CLKGDF
- 电子钏的硬件描述语言设计,可以下载测试与仿真,通过EDA开发系统进行调试-electronic bracelets hardware descr iption language design, testing can be downloaded and simulation, through the development of EDA system debugging
EDATRAFFICVHDLLIGHT
- 交通灯的硬件描述语言设计,可以下载测试与仿真,通过EDA开发系统进行调试-traffic lights at the hardware descr iption language design, testing can be downloaded and simulation, through the development of EDA system debugging
first4
- 4人抢答器的硬件描述语言设计,可以下载测试与仿真,通过EDA开发系统进行调试-four Responder hardware descr iption language design, test and can be downloaded simulation, EDA through the development of system debugging
vga.niosII.compent.v
- 在cyloneIIFPGA平台下设计完成测试通过的VGA控制器代码。显存留在系统的SDRAM中,用FIFO作为缓冲。-in cyloneIIFPGA platform design is completed tests through the VGA controller code. RAM in the system SDRAM, and use as a FIFO buffer.
ram_test
- 实现cpld 外挂存储器,并实时测试内存的好坏.可嵌入到系统中
pulsecompression
- 根据外部控制指令和送入的波形参数,在FPAG中实现任意波形的脉冲压缩。程序采用VHDL语言编写,并在实际系统中测试证明能够实现功能。
8-cpu
- 8位CPU的VHDL设计,16条指令系统,以及部分测试代码,开发工具是quartusii_60_pc
kpjsj
- 次源码实现一个扩频接收机系统,用VHDL语言编写,并且有完整得测试程序
CPLDtemperatureinthefiredetectionsystemof
- 介绍了光纤光栅感温火灾探测系统的应用原 理,并重点阐述了用CPLD 设计虚拟MC14499 器件模 块,给出并解释了用Verilog HDL 语言实现的部分程 序和仿真测试结果。
SignalAcquisitionSystemDesignandImplementation
- 随着社会的发展和科学技术的进步,现代社会对测量仪器的需 求越来越广,对仪器的性能要求也越来越高。在迅速发展的集成电 路技术和计算机技术的推动下,测量仪器也正发生巨大的变化。以 虚拟仪器为代表的新型测量仪器改变了传统仪器的思想,它们充分 利用计算机强大的软硬件功能,把计算机技术和测量技术紧密结合 起来。特别是基于计算机平台的各种测量仪器由于成本低、使用方 便等优点得到了更广泛的应用,在计算机普及率比较高的高等院校, 这种测量仪器对教学和科研都有重要的使用价值。 本文
Triggersignalaccuratedataacquisitionsystemdesignde
- 在一些系统中,经常用到对触发信号延时一段时 间后,再对某些目标信号进行采集,通常这段延时要求 非常精确,还要做到范围可调,一般这种延时的最小时 间单位小于100ns。如果选用普通微控制器,延时系统的操作界面比较容易实现,但是靠软件延时得到结果的准确性较低。考虑到芯片功能、开发环境以及接口方便等问题,最终选用一片常用的AlteraSVCPLD EPM7128SLC3411]作为系统的核心控制部分,来实现 信号延时、输人设定、运行显示的功能。应用Veril- o苦2〕语言,在
test11
- 在altera de1的板子上安装fat12fat16fat32文件系统,已经测试成功,直接能用
paobiao
- 软件开发环境:ISE 7.1i 仿真环境:ModelSim SE 6.0 1. 这个实例实现通过ModelSim工具实现一个具有“百分秒,秒,分”计时功能的数字跑表; 2. 工程在project文件夹中,双击paobiao.ise文件打开工程; 3. 源文件在rtl文件夹中,paobiao.v为设计文件,paobiao_tb.tbw是仿真测试文件; 4. 打开工程后,在工程浏览器中选择paobiao_tb.tbw,在Process View中双击“Simulation
IETM
- IETM在通用测试系统中的应用设计 IETM in the Universal Test System Design-IETM in the Universal Test System Design
nios_EPCS_SDRAM
- 基于niso ii 13.1开发的测试系统,使用QSYS设计了硬件系统,包含了全部模块,在硬件基础上开发了相应的软件,测试成功了epcs 和sdram,基于DE2开发板,可以直接使用!大家只需要开发软件即可!-DE2 FPGA NIOS 13.1
mj10
- 实现门禁系统,可以做网店实战的项目,对接数据库,不过里面没有数据库想对应的测试数据(The implementation of the entrance guard system, can do online shop actual projects, docking database, but there is no database to corresponding test data in it.)
Audio_whistle_suppressor
- 探讨了一种数字移频法啸叫检测与抑制音频功率放大实验测试系统设计方案,用来实现带啸叫检测与抑制音频功率放大.系统以 FPGA 为控制核心(This paper has designed a testing system for an audio power amplifier with howling detection and suppression which is used to achieve howling detection and suppression audio power am