CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 状态模式

搜索资源列表

  1. 6FloorLift

    0下载:
  2. 设计一个6层电梯控制器。电梯控制器是按照乘客的要求自动上、下的装置。 1、每层电梯入口处设置上下请求开关,电梯内设有顾客到达层次的停站请求开关。 2、设有电梯所处位置指示装置以及电梯运行模式(上升或者下降)指示装置。 3、电梯每秒升降一层楼。 4、电梯到达有停站请求的楼层,经过1秒电梯门打开,开门4秒后,电梯门关闭(开门指示灯灭),电梯继续运行,直至执行完最后一个请求信号后停留在当前层。 5、电梯能记忆电梯内外所有请求信号,并按照电梯运行规则按顺序响应,每个请求信号保留至有电
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:1808
    • 提供者:zheng
  1. jiaotongdeng_mealy2

    0下载:
  2. 自编的交通灯程序,使用VHDL语言,使用状态机模式。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:2131
    • 提供者:韩彬
  1. vhd

    0下载:
  2. 一个VHDL电梯控制器的程序 1、 每层电梯的入口处设有上下请求开关,电梯内设有乘客到达层次的停站请求开关。 2、 设有电梯所处位置指示装置及电梯运行模式(上升或下降)指示装置。 3、 电梯每秒升降一层。 4、 电梯到达有停站请求的楼层后,经过1s电梯打开,开门只是灯亮,开门4s后,电梯门关闭(关门指示灯灭),电梯继续运行,直至执行完请求信号后停在当前楼层。 5、 能记忆电梯内外的所以请求信号,并按照电梯运行规则依次响
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:124986
    • 提供者:123456
  1. dtkzq

    0下载:
  2. 1. 每层电梯入口处设有上下请求开关,电梯内设有乘客到达层次的停站请求开关; 2. 设有电梯所处位置指示装置及电梯运行模式(上升或下降)指示装置; 3. 电梯每秒升(降)一层楼; 4. 电梯到达有停站请求的楼层后,经过1秒电梯门打开(开门指示灯亮),开门4秒后,电梯门关闭(开门指示灯熄)电梯继续运行,直到执行完最后一个请求信号后停在当前层; 5. 能记忆电梯内外的所有请求信号,并按照电梯运行规则次序响应,每个请求信号保留至执行后消除; 6. 电梯运行规则:当电梯处于上升模式时
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:162736
    • 提供者:周军
  1. alarm

    0下载:
  2. 1.6个数码管动态扫描显示驱动 2.按键模式选择(时\\分\\秒)与调整控制 3.用硬件描述语言(或混合原理图)设计时、分、秒计数器模块、按键控制状态机模块、动态扫描显示驱动模块、顶层模块。要求有闹钟定闹功能,时、分定闹即可,无需时、分、秒定闹。要求使用实验箱左下角的6个动态数码管(DS6 A~DS1A)显示时、分、秒;要求模式按键和调整按键信号都取自经过防抖处理后的按键跳线插孔。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:622072
    • 提供者:xulina
  1. top1

    0下载:
  2. 1.6个数码管静态显示驱动 2.按键模式选择(时\\分\\秒)与调整控制 3.用硬件描述语言(或混合原理图)设计时、分、秒计数器模块、按键控制状态机模块、显示译码模块、顶层模块。要求使用实验箱右下角的6个静态数码管(DS8C, DS7C, DS4B, DS3B, DS2B, DS1B)显示时、分、秒;要求模式按键和调整按键信号都取自经过防抖处理后的按键跳线插孔。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:250841
    • 提供者:xulina
  1. finite_state_machines

    0下载:
  2. finite_state_machines,有限状态机,包含多种模式及测试代码
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:5106
    • 提供者:沈志
  1. saolei

    0下载:
  2. 基于FPGA的扫雷游戏,9X9扫雷,我们的游戏包含有五个状态,分别欢迎界面,游戏胜利,简单游戏模式,自定义游戏模式,游戏失败模式。-FPGA-based minesweeper game, 9X9 mine, the game includes five of our state, respectively, the welcome screen, the game is victory, a simple game modes, custom game modes, game failure
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:8073
    • 提供者:吴影轩
  1. liftvhdl

    0下载:
  2. 四层电梯vhdl 1、 每层电梯的入口处设有上下请求开关,电梯内设有乘客到达层次的停站请求开关。 2、 设有电梯所处位置指示装置及电梯运行模式(上升或下降)指示装置。 3、 电梯每秒升降一层。 4、 电梯到达有停站请求的楼层后,经过1s电梯打开,开门只是灯亮,开门4s后,电梯门关闭(关门指示灯灭),电梯继续运行,直至执行完请求信号后停在当前楼层。 5、 能记忆电梯内外的所以请求信号,并按照电梯运行规则依次响应,每个请求信号保留至
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:9271
    • 提供者:林姗
  1. VHDL

    0下载:
  2. 采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。 4.共有4个通道(ch1、ch2、ch3、ch4),每个通道配备100 Bytes的RAM,当存满数据后停止数据采集并且相应通道的状态位产生报警信号。 5.数据分为8位串行输出,输出时钟由外部数据读取电路给出。 6.具备显示模块驱动功能。由SEL信号设置显示的通道,DISPLAY
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-20
    • 文件大小:5783271
    • 提供者:pengfu
  1. shifter

    0下载:
  2. 移位运算器SHIFTER 使用Verilog HDL 语言编写,其输入输出端分别与键盘/显示器LED 连接。移位运算器是时序电路,在J钟信号到来时状态产生变化, CLK 为其时钟脉冲。由S0、S1 、M 控制移位运算的功能状态,具有数据装入、数据保持、循环右移、带进位循环右移,循环左移、带进位循环左移等功能。 CLK 是时钟脉冲输入,通过键5 产生高低电平M 控制工作模式, M=l 时带进位循环移位,由键8 控制CO 为允许带进位移位输入,由键7 控制:S 控制移位模式0-3 ,由键6 控制
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-23
    • 文件大小:129279
    • 提供者:623902748
  1. daima

    0下载:
  2. 状态机控制AD转换模块 该模块主要实现对MAX197的控制:根据设计需要对芯片进行初始化(包括写控制字选择输入电压值范围、选择通道以及工作模式),并把通道数送指示灯显示以及用键盘控制通道号(按一下,通道号加1,同时点亮相应的指示灯,循环使用个通道);控制状态机的工作时序,并置两次采集到的数据为12位数据输出,并经过锁存进程来锁存数据,最后从锁存器中把输出数据-The state machine controls AD and changes the module this module ma
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:2771
    • 提供者:万俟斌
  1. state_machine

    0下载:
  2. pci 总线控制主模式状态机,主要功能是实现批次主模式读写功能-Main Mode pci bus control state machine, the main function is to achieve the main batch mode to read and write functions
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:5883
    • 提供者:hjy
  1. EDA

    0下载:
  2. 利用 VHDL 设计的许多实用逻辑系统中,有许多是可以利用有限状态机的设计方案来 描述和实现的。无论与基于VHDL 的其它设计方案相比,还是与可完成相似功能的CPU相 比,状态机都有其难以逾越的优越性,它主要表现在以下几方面: h由于状态机的结构模式相对简单,设计方案相对固定,特别是可以定义符号化枚举 类型的状态,这一切都为 VHDL 综合器尽可能发挥其强大的优化功能提供了有利条件。而 且,性能良好的综合器都具备许多可控或不可控的专门
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:219473
    • 提供者:王涛
  1. wodewenjian

    0下载:
  2. 基于FPGA的电梯控制系统的设计 将电梯的运行状态划分为开门,一层,二层,三层,四层五个状态,设一层开门为电梯的初始状态,up1,up2,up3分别作为一层,二层,三层的上升请求,四层没有上升请求;down2,down3,down4分别作为二层,三层,四层的下降请求,同理一层是没有下降请求的;s1,s2,s3,s4分别作为一层,二层,三层,四层的停站请求;x1,x2,x3,x4分别作为一层,二层,三层,四层的停站请求显示;door作为门的状态,“0”表示关,“1”表示开;mode作为电梯的运
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:993
    • 提供者:吴海霞
  1. VHDL-diante-KONGZHI-CHENGXU

    0下载:
  2. 一个VHDL电梯控制器的程序1、 每层电梯的入口处设有上下请求开关,电梯内设有乘客到达层次的停站请求开关。 2、 设有电梯所处位置指示装置及电梯运行模式(上升或下降)指示装置。 3、 电梯每秒升降一层。 4、 电梯到达有停站请求的楼层后,经过1s电梯打开,开门只是灯亮,开门4s后,电梯门关闭(关门指示灯灭),电梯继续运行,直至执行完请求信号后停在当前楼层。 5、 能记忆电梯内外的所以请求信号,并按照电梯运行规则依次响应,每个请求信号保留至执行后消除。
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-24
    • 文件大小:9698
    • 提供者:liuchao
  1. ZAI_TAI_JI

    0下载:
  2. 基于状态机下的编程方法,有限的状态机实现无限的编程模式-State machine based programming under
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:832
    • 提供者:ljun
  1. dianti

    0下载:
  2. 一个vhdl电梯控制器程序。1、 每层电梯的入口处设有上下请求开关,电梯内设有乘客到达层的停站请求开关。 2、 设有电梯所处位置指示装置及电梯运行模式(上升或下降)指示装置。 3、 电梯每秒升降一层。 4、 电梯到达有停站请求的楼层后,经过1s电梯打开,开门只是灯亮,开门4s后,电梯门关闭(关门指示灯灭),电梯继续运行,直至执行完请求信号后停在当前楼层。 5、 能记忆电梯内外的所以请求信号,并按照电梯运行规则依次响应,每个请求信号保留至执行后消除。 6、 电梯运行
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-12
    • 文件大小:2498
    • 提供者:梁翼飞
  1. ylvga

    0下载:
  2. 实现vga显示控制器的基本显示,其中有基本横竖彩条显示模式,彩色方格模式,小鱼自主控制移动模式,且背景颜色可由用户输入更换。显示良好,状态转移可控。-Vga display controller to achieve the basic display, including basic color of the horizontal and vertical display mode, color grid pattern, self-control fish movement patterns
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-06
    • 文件大小:1142024
    • 提供者:yanglun
  1. 数电实验——状态机

    0下载:
  2. 为自己设计一个简易机器人管家,机器人功能可自行设计。 如:早上八点,停止充电,机器人醒来;白天九点以后,如果不下雨,则开窗通风,下雨则不开窗。白天四点以后检查窗户,如果窗户是开着的,那么则把窗户关上。晚上九点以后进入充电模式。
  3. 所属分类:VHDL编程

« 12 »
搜珍网 www.dssz.com