搜索资源列表
DSPBuilderFIR.files
- 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHDL等硬件描述语言设
DCT_1D
- 一维DCT变换的verilog源码,可用于JPEG算法优化的参考。程序中用到的算法称为“扭卷积”,可参考相关IEEE paper
ca_gen
- 此Verilog程序产生用于GPS卫星导航信号的C/A码,输入信号有时钟、时钟使能、复位、给定的卫星编号,输出产生的C/A码。此程序在代码上进行优化,占用了更少的资源。-This procedure generated Verilog for the GPS satellite navigation signals C/A code, the input signal with the clock, clock enable, reset, given the satellite number,
edaVHDL
- 数字系统与VHDL程序设计语言 非常高速硬件描述语言, 也就是一种硬件(数字电路)设计语言. 其最大特点是对电路的行为与结构进行高度抽象化规范化,并对设计进行模拟验证与综合优化,使分析和设计高度自动化。 -Digital systems with VHDL programming language very high speed hardware descr iption language, which is a hardware (digital circuit) design langu
LVDS_8BIT
- verilog 写的LCD 画面显示程序,优化后速度很高。-lcd display driving code of verilog,high speed support.
Verilog000
- FPGA的学习,熟悉QuartusII软件的各种功能,各种逻辑算法设计,接口模块(RS232,LCD,VGA,SPI,I2c等)的设计,时序分析,硬件优化等,自己开始设计简单的FPGA板子。 ③、NiosII的学习,熟悉NiosII的开发流程,熟悉开发软件(SOPC,NiosII IDE),了解NiosII的基本结构,设计NiosII开发板,编写NiosII C语言程序,调试板子各模块功能。-Verilog语言的学习,熟悉Verilog语言的各种语法。 ②、FPGA的学习,熟悉
DA_fir_parrel
- 用FPGA实现并行分布式算法的VHDL程序,采用优化结构实现,功能正确-FPGA implementation using VHDL program parallel and distributed algorithms, realized by optimizing the structure and function correctly
paper-based-on--radar
- 本文基于某制导雷达信号处理机优化改造工程,介绍了该雷达信号处理机的 接收相干处理(CORP)、动目标显示(MTI)的原理、硬件平台、软件设计、调试以及 优化设计方法。文章首先回顾了该信号处理机相关的信号处理方法,包括数字稳 定校正技术(DS功、参差周期滤波、多次相消器的动目标显示等方法的工作原理和 实现方式,并结合项目进行计算机仿真。其次介绍了信号处理机的组成结构,优 化设计思路,主要功能分配。最后重点讨论了信号处理机的各个模块的工程实现 方法以及数字信号处理
DDS_VHDL
- 基于VHDL的DDS程序。仅存储了四分之一周期的数据,优化的DDS。-VHDL-based DDS program. Only a quarter cycle of data storage, optimization of DDS.
FFTr4
- 基4的FFT运算程序,快速傅里叶变换,并且优化-FFT using TI s optimized FFT function and real-time input
VHDL-FPGA
- FPGA使用经过优化的x264编码器速度大概是网上公布的x264版本的三倍,质量下降约0.2db,码流增大约5%。已成功应用于多家公司的视频会议。 一共有三个文件夹: 1,x264编码可执行程序-this is tool for FPGA with VHDL!
mqst
- 用Verilog HDL编程实现曼切斯特编码器的功能,程序结构简单,仿真后波形延时这方面也进行了相关的优化-verilog HDL
VHDL_commponet
- fpga设计中利用vhdl语言的元件例化语句和程序包可以优化代码,附有加法器,触发器的程序实例-plus and the other devices
uart_verilog
- Verilog HDL语言编写的uart程序,在别人基础上改动和优化完成,quartus ii 10.0编译通过,可综合,板上仿真通过。将PC机发送的字符串发送回,可一次发送多个字符串。-Verilog HDL language uart program, in others on the basis of changes and optimization is complete, quartus ii 10.0 compiler, integrated, on-board through si
RS9600
- 这是用FPGA实现的RS232通信接口程序,波特率为9600,由于RS232的波特率是有容差的,因此该对时序做了专门的优化,以确保接收到正确的数据,(因为用FPGA做接口和协议是大材小用了,而且比较麻烦)-This is achieved using FPGA RS232 communication interface program, 9600, due to the RS232 baud rate is tolerance, so the timing made specifically o