CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 稳定性

搜索资源列表

  1. FPGA

    0下载:
  2. FPGA中的冒险现象,降低fpga的稳定性和功耗
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:53678
    • 提供者:zhangge
  1. lcd_controler.rar

    0下载:
  2. 用FPGA设计12832中文液晶控制器,采用状态机的方式,提高稳定性!,FPGA cyclone control 12832LCD
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:703531
    • 提供者:随风
  1. zzx

    0下载:
  2. 这个并串转换代码是依靠同步状态机来实现其控制的。其实并串转换在实际的电路中使用还是比较多的,尤其在通信线路方面的复用和分解方面,原理上就是一个串并转换和并串转换的过程。举个简单的例子,计算机串口发送数据的过程,如果满足发送条件了,其实就是一个并串转换的过程了。好了,废话不说,看代码就是。 写完一看,一个并串转换居然搞了这么大,有点失败。但是整个代码已经通过了后仿真,而且思路还是比较清楚的,可靠性和稳定性方面也应该没有问题滴,呵呵。不过说老实话,里面有些信号是确实可以去掉的,不过后来就懒
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:7011
    • 提供者:zzx
  1. Simulation-and-FPGA-Implementation-of-DigitalDBPSK

    0下载:
  2. 文章介绍了系统的硬件电路原理与具体实现方法,其中主要包括载波恢 复电路,PN 码捕获电路和跟踪电路,并针对Xilinx 公司FPGA 的特点,对各电 路的实现进行优化设计,在不影响系统稳定性和精度的前提下,减少硬件资源 消耗,提高硬件利用率。设计利用Verilog 硬件描述语言完成,通过后仿真验证 电路正确性,并给出综合结果。-This paper introduces the system' s hardware circuit principle and the spe
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-25
    • 文件大小:1008048
    • 提供者:mayuan
  1. fir_filter

    0下载:
  2. 实现滤波器的功能,有限冲激响应(FIR)数字滤波器和无限冲激响应(IIR)数字滤波器广泛应用于数字信号处理系统中。IIR数字滤波器方便简单,但它相位的非线性,要求采用全通网络进行相位校正,且稳定性难以保障。FIR滤波器具有很好的线性相位特性,使得它越来越受到广泛的重视。-Realize the filter function, finite impulse response (FIR) digital filters and infinite impulse response (IIR) dig
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:945511
    • 提供者:陈辉
  1. FPGA

    0下载:
  2. FPGA应用开发入门与典型实例 代码 FPGA(现场可编程逻辑器件)以其体积小、功耗低、稳定性高等优点被广泛应用于各类电子产品的设计中。本书全面讲解了FPGA系统设计的背景知识、硬件电路设计,硬件描述语言Verilog HDL的基本语法和常用语句,FPGA的开发工具软件的使用,基于FPGA的软核嵌入式系统,FPGA设计的基本原则、技巧、IP核, FPGA在接口设计领域的典型应用,FPGA+DSP的系统设计与调试,以及数字变焦系统和PCI数据采集系统这两个完整的系统设计案例。 -FPGA
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-27
    • 文件大小:10980798
    • 提供者:海到无涯
  1. ROM

    0下载:
  2. 用于rom的存入地址,尽可能地增加稳定性-Rom the stored address for as much as possible to increase stability
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:1755
    • 提供者:郑国
  1. LDO

    0下载:
  2. 收集的9篇关于LDO的研究生学位论文 1、LDO线性恒流型高亮度LED驱动的研究与设计 2、大电流_高稳定性LDO线性电源芯片的设计和实现 3、带有双电子开关的LDO电源管理芯片的设计 4、高精度_低噪声LDO线性调整器的设计 5、基于单片DC_DC的LDO设计 6、集成于GPS射频芯片的LDO设计 7、具有LDO模式的电流模同步降压型稳压器芯片XD1112设计 8、利用Verilog_A对LDO_Charg_省略_自动切换电源管理芯片的Top_ 9、一种基于
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-12
    • 文件大小:20734110
    • 提供者:lyy
  1. ml50x_cpld_design

    0下载:
  2. 片具有高性能和低功耗的特点,主要应用在嵌入式系统。MPC7410是新一代G4处理器,通过加入AltiVec技术,处理能力达到4G FLOPS,而1.8 V的低电压操作大大降低了芯片的功耗,提高了系统的稳定性 来源:[http://www.jdzj.com]机电之家·机电行业电子商务平台!-erqwrq
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:14695
    • 提供者:anhaiyang
  1. TDvedynausermanual

    0下载:
  2. ve-DYNA® 为用户提供了车辆动力学、车辆非线性行为的可配置仿真模型。用户根据自己的工程问题选择合适的车型(轿车,货车,拖车)和适当的版本(低级,标准,高级)就能实现不同的应用。用户基于模型就能开发自己的控制算法或者部件,然后通过离线仿真和硬件在回路仿真来进行检验和验证。只需要进行鼠标键盘的操作,就可以对种种的动力学问题进行分析,比如悬架动力学,车辆动力性或操纵稳定性。这样 就 能够减少昂贵而且费时甚至是危险的实车试验。可以在无人监控的情况下完成整个的测试、优化和系统验证 。本文为v
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-16
    • 文件大小:4251990
    • 提供者:dd
  1. pinlvji

    0下载:
  2. 自己编的一个频率计,verilog语言写的,用数码管显示方波的频率,测量量程是0.1hz~9999999hz,测方波的稳定性极高。-Their series a frequency counter, verilog language written with the digital display of the square wave frequency, measurement range is 0.1hz ~ 9999999hz, high stability of the square w
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-03
    • 文件大小:1426005
    • 提供者:龙德勇
  1. Design-lvds-fpga

    0下载:
  2. 】针对数据传输系统速度、距离和稳定性等要求的不断提高,提出了一种基于低振幅差分信号技术(LVDS,Low Voltage Differential Signaling)的长距离高速串行数据传输系统。该系统结合LVDS技术速度快、抗干扰性强、功耗低的 特点以及光纤通信容量大、传输距离远的特点,采用光纤来传输LVDS 信号,解决了数据传输系统遇到的这些难题。对数据传 输系统的设计分别从设计方案、硬件实现两方面进行了详细研究和描述,并解决了数据在传输过程中遇到的采集速度、LVDS 传
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-24
    • 文件大小:874445
    • 提供者:xing
  1. wf1

    0下载:
  2. dds信号发生器,基于fpga的信号发生器,拥有基本的功能,是本人亲自编写,具有良好的稳定性和健壮性!我喜欢这个代码-dds signal generator, signal generator based on fpga, with basic functions,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-12
    • 文件大小:2689016
    • 提供者:尼加提
  1. shukongdianyayuan

    0下载:
  2. 本设计以AT89S52单片机为核心控制芯片,实现数控直流电源功能的方案。设计采用8位精度的DA转换器DAC0832、三端可调稳压器LM350和一个UA741运算放大器构成稳压源,实现了输出电压范围为0V~+9.9V,电压步进0.1V的数控稳压电源,最大纹波只有10mV,具有较高的精度与稳定性。-The design AT89S52 microcontroller as the core control chip, digital DC power supply features program.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:220810
    • 提供者:李亚军
  1. SRAM_-read-and-write-test

    0下载:
  2. 利用程序实现SRAM_读写测试,程序的稳定性好,可移植性强-achieve SRAM_ read and write test by use the program
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-09
    • 文件大小:156513
    • 提供者:邱明和
  1. amb-cui_current_filter1211

    0下载:
  2. 确实可用的电机用死区控制程序,已验证稳定性-Motor control deadband control
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-16
    • 文件大小:1528883
    • 提供者:tiger
  1. X2_decode

    0下载:
  2. 利用D触发器实现的2倍频正交解码,稳定性高,相对4倍频较简单-The use of D flip-flop to achieve two octave quadrature decoder, high stability, relatively simple four octave
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-16
    • 文件大小:4508026
    • 提供者:daining
  1. PtDdcCic3

    0下载:
  2. CIC三级抽取滤波器源代码,包括modelsim的仿真代码,已经测试过稳定性-cic 3 cascade filter source code, including modelsim simulation code, and test
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:199556
    • 提供者:russellwong
  1. Dual-port-RAM-data-acquisition

    0下载:
  2. 利用传统方法设计的高速数据采集系统由于集成度低、电路复杂,高速运行电路干扰大,电路可靠性低,难以满足高速数据采集工作的要求。应用FPGA可以把数据采集电路中的数据缓存、控制时序逻辑、地址译码、总线接口等电路全部集成进一片芯片中,高集成性增强了系统的稳定性,为高速数据采集提供了理想的解决方案。-Using traditional methods of high-speed data acquisition system design due to low integration, circuit
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:98832
    • 提供者:wu
  1. FPGA_SDRAM

    0下载:
  2. UART作为RS232协议的控制接口得到了广泛的应用,将UART的功能集成在FPGA芯片中,可使整个系统更为灵活、紧凑,减小整个电路的体积,提高系统的可靠性和稳定性。提出了一种基于FPGA的UART的实现方法,具体描述了发送、接收等模块的设计,恰当使用了有限状态机,实现了FPGA片上UART的设计,给出了仿真结果。-fpga verilog uart sram
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-12
    • 文件大小:20303362
    • 提供者:jackwu
« 12 »
搜珍网 www.dssz.com