搜索资源列表
8位可预置的循环移位数字信号发生器、简易逻辑分析仪
- 简易逻辑分析仪的设计用源代码,为05年电子大赛2等奖作品-simple logic analyzer with the design of the source code for electronic 05 2 Prize Competition works
cpld1
- 简易逻辑分析仪的vhdl程序,用于epm7128经测试可用-Simple logic analyzer vhdl procedure
luoji1lu
- 逻辑分析仪 简易逻辑分析仪 单级触发 有时间做作三级触发 只有在有触发字的时候 才有输出 输出八路波形 似乎有点小问题波形不是很清楚-Simple logic analyzer logic analyzer to trigger single-stage trigger time affected only three words in a trigger only when the output waveform output seems a little small pr
sin
- QUARTUSS||环境下的简易正弦信号发生器的设计,VERILOG 代码,用到了嵌入式逻辑分析仪-QUARTUSS | | environment simple sinusoidal signal generator, VERILOG code, use the embedded logic analyzer
sinewave_FPGA
- 数字载波发生器,产生一个正弦波,工程中的所有模块都经过测试并运行没有任何问题,而且利用逻辑分析仪对每个模块的输出都进行了逻辑测试。并经过D/A转换得到了正弦波波形,但唯一的缺点是没有滤波器,如果有人想看标准正弦波,可以自制一个简易低通滤波器进行观看,如有不清楚的地方可以把问题发到我的邮箱jiangguoqian@126.com一起探讨研究。-sinewave
mcu-fpga
- 目录 FPGA & MCU 开发板介绍 实验1 QuartusII 软件应用 实验2 Keil C51 应用 实验3 字符型LCD YM1602 的应用 实验4 带字库的中文LCD YM12864 的应用 实验5 时钟芯片DS1302 的应用 实验6 I2C 总线器件AT24C64 的应用 实验7 数字温度传感器的应用 实验8 行列式键盘 实验9 硬件电子琴的设计 实验10 AD 与DA 的使用 实验11 简易DDS 信号源设计 实验12 用模
05d
- 这是采用fpga来实现05年题目简易逻辑分析仪,已经通过实物验证-This is used to achieve the 2005 title fpga Simple logic analyzer has been verified through physical
05-NEC_2003_D
- 简易逻辑分析仪(2003年D题),verilog源程序-Simple logic analyzer (, 2003 D), Verilog source code
jianyiluojifenxiyi
- 基于verilog 的简易逻辑分析仪,已经过调试-Simple verilog based logic analyzer, has been testing
logic_new3
- verilog简易逻辑分析仪2003年全国大学生电子设计大赛,仪器仪表题-verilog logic
VGA
- 本科毕业设计,简易逻辑分析仪,重点在于用CPLD搭建显卡,输出VGA信号驱动显示器显示逻辑波形-A design for LA,use cpld to generate VGA signals.
LGFXY
- EP2C35F系列开发板关于简易逻辑分析仪的设计,仿真,使用外置ADC芯片-EP2C35F Series development board on simple logic analyzer design, simulation, use an external ADC chip