搜索资源列表
Xilinx_FPGA_tutorial
- Xilinx ISE软件使用实例 Foundation入门 参数编辑 设计管理器/设计流程向导 FPGA editor 底层编辑器(floorplanner) 硬件调试器(hardware debuger) JTAG编程(JTAG Programmer) LogiBLOX Xilinx FPGA设计进阶 FPGAexpress的使用 Vertex器件结构 层次设计和同步电路设计 HDL设
pld
- 四字路口交通灯管理器的设计(含波形输出)-Management of traffic lights at the junction word design (including waveform output)
LDO
- 收集的9篇关于LDO的研究生学位论文 1、LDO线性恒流型高亮度LED驱动的研究与设计 2、大电流_高稳定性LDO线性电源芯片的设计和实现 3、带有双电子开关的LDO电源管理芯片的设计 4、高精度_低噪声LDO线性调整器的设计 5、基于单片DC_DC的LDO设计 6、集成于GPS射频芯片的LDO设计 7、具有LDO模式的电流模同步降压型稳压器芯片XD1112设计 8、利用Verilog_A对LDO_Charg_省略_自动切换电源管理芯片的Top_ 9、一种基于
crossroadtrafficlights
- 十字路口交通管理器设计,甲、乙道路交替通行,每次通行时间30s 交替通行时刻,要求有5s的准备时间,即每次绿灯变红灯时,黄灯应先亮5s。而红灯变绿灯则不需要亮黄灯 -Intersection traffic management design, A and B alternate access road, each turn of access time access time of 30s, 5s required preparation time, which changes eac
2
- 交通路口交通管理器的设计,用VHDL语言编写,控制系统-Traffic Crossing Traffic Management Design, VHDL language, the control system
EMP240USB
- 1、电路图-----AD6.7 2、CPLD-------QUARTUS7.0 3、运行CDM_Setup.exe安装FT245的驱动程序 4、插上USB线,电路上电后,会提示自动安装驱动程序,如果安装成功,可以在设备管理器中看到Altera USB-Blaster 4、运行MProg3.0_Setup.exe,将altera.ept文件烧入FT245RL的内部EEPROM(FT245BM是在外部94LC46中) 5、打开QUARTUS,就可以在下载器中发现USB-0(
LM03806
- LMK03806是一片时钟管理芯片 verilog写的 其中的寄存器设置可能不符合要求 请仔细y阅读文档 已通过仿真-LMK03806 is a clock management chip.This is writed by verilog HDL language,in which the register settings may not meet the requirements.Please read the document carefuly.
Avalon_Interface
- altera interface接口简化了系统设计,让您可以轻松地连接部件在FPGA。 Avalon的接口族定义接口,在使用两个高速流和存储器映射的应用程序。这些标准接口被设计成在SOPC Builder和可用的组件的MegaWizard外挂® 插件管理器。您也可以使用这些标准化接口, 您的自定义组件。-Avalon ® interfaces simplify system design by allowing you to easily connect compone
traffic_control2
- 交通红绿灯管理系统。用一片HDPLD和若干外围电路实现十字路口交通管理器。该管理器控制甲乙两道的的红黄绿三色灯,指挥车辆和行人安全通行。该交通管理器是由控制器和受其控制的三个定时器及六个交通管理灯组成。-Circuit crossroads traffic manager. The manager controls the B two red-yellow-green lights, directing vehicles and pedestrians safe passage. The Tra
Timing-
- 利用verilog设计的停车场中的计数器计时器和计费器,完成智能管理效果-Use the counter timer and meter parking lot in the Verilog design, intelligent management
分频器
- 对频率实现分频,达到一种对外部的一种分频管理(realization of frequency division)