搜索资源列表
MDLS16265B_driver
- 液晶驱动程序,利用DP-FPGA与精电蓬远液晶MDLS16265B测试通过。-LCD driver, the use of DP - FPGA and Varitronix Peng Yuan LCD MDLS16265B test.
oc_i2c_master
- NIOSII I2C接口模块及驱动程序,并含有测试程序。对想开发NIOS的工程师很有帮助
pwm
- PWM Verilog HDL原码和底层C驱动,即测试程序,可直接使用
DE2_LCM_Test
- DE2彩色LCM的Demo测试程序.包括DE2接口和驱动程序
AD9826.vhd
- 驱动AD9826的VHDL程序,经测试可以成功驱动
at24c02
- 基于FPGA的24C02驱动程序,使用有限状态机~结构完整,测试通过。
wumayi
- 研究了传统误码仪的工作原理与结构,并利用VHDL语言在FPGA芯片上模拟实现了绝大部分的传统误码仪的功能,如LCD显示驱动,串口通信驱动,误码测试,数据存储芯片驱动等功能.
Example.rar
- Nanny Fpga开发板的正版测试程序,内含lcd1602液晶控制驱动程序,Ad9201模数转换器和AD5440数模转换器的驱动控制程序,Nanny Fpga Development Board of the Genuine test procedures, including control lcd1602 LCD driver, Ad9201 ADC and DAC AD5440 driver control procedures
AD9201.rar
- 10位AD转换芯片ad9201的驱动程序,通过测试,10-bit AD conversion ad9201 driver chip, through the test
LCD12864
- 1 fpga驱动lcd液晶12864的verilog源程序 (显示英文,可以在源程序中直接修改成自己想要显示的英文) 2 引脚配置完成,程序已经测试,完全好用 3 使用的FPGA芯片是altera的max2EP2C5T1-1 fpga driver' s verilog source code 12864 lcd LCD (display in English, you can directly modify the source program into what you w
TSC2046_ILI9481_3.5HVGA
- 该程序为触摸屏IC TSC2046和HVGA驱动IC ILI9481的测试程序,采取标准C语言,keil环境下编译成。该程序已用到生产测试中。无错无警告。-TSC2046 and ILI9481 Driver IC program
test_sdram
- 测试sdram程序,用来驱动sdram ip 核的程序-test sdram
ad974
- AD974及AD766驱动测试代码.原理图方式直接AD后DA转换观察.-AD974 and AD766 driving test code. Schematics AD directly after the DA conversion observed.
974_766ADchange
- 这是一段AD974及AD766驱动测试代码.原理图方式直接AD后DA转换观察.-AD974 and AD766 driving test code. Schematics AD directly after the DA conversion observed.
DE2_115_PS2_DEMO
- DE2-115开发板ps2接口驱动测试源码,对fpga开发者提供参考-DE2-115 development board test ps2 interface driver source, provide a reference for fpga developer
DE2_115_SD_CARD
- DE2-115开发板SD卡驱动测试源码,对fpga开发者提供参考-DE2-115 development board SD card driver test source, provide a reference for fpga developer
带FIFO的ov7670 FPGA应用程序,经测试可用
- 这是用Verilog编写的OV7670摄像头驱动代码,带FIFO,经测试可用。(This is written in Verilog OV7670 camera driver code, with FIFO, tested available.)
AD9226
- AD9226驱动测试程序,使用Verilog语言编写。(The AD9226 drives the test program, written in Verilog.)
ethernet_loopback
- 通过FPGA驱动千兆以太网口,完成SPARTAN6上的UDP数据包闭环测试,即通过网口发送数据包到FPGA,FPGA内部将接收到的数据返回到PC机,建议测试之前添加ARP静态绑定,FGPA内部的IP以及MAC地址在ROM里的COE文档里可以看到,发送端添加了CRC以及整体CHECKSUM的计算(Driven by FPGA Gigabit Ethernet port, UDP SPARTAN6 data packet on the closed loop test, through the ne
USER
- 测试实验部分程序,GSM模块的程序设计,附加的(Test experiment part program, program design of GSM module.)