搜索资源列表
ADC1
- 用FPGA实现的ADC采样器,用VHDL编写,8个模拟信号通道地址,8位数据输出
ADCtest
- 利用Verilog HDL对AD7705进行控制ADC采样,实验室师兄的
adc_control
- Xilinx FPGA 开发板的ADC采样源程序 内有PDF文档详细说明 VHDL代码
FPGA控制AD程序,ADC,DAC转换接口
- FPGA控制AD程序,ADC,DAC转换接口.rar 有限状态机控制AD采样.rar,FPGA control AD procedure
61EDA_D954
- 用FPGA实现的ADC采样器,用vhdl编写,spi总线-FPGA implementation using the ADC sampler, prepared using VHDL, spi bus
DM7_COLR_LCD_C5T
- 任意信号波形采样和频谱分析演示文件 ADC信号采样、RS232串行通信和频谱分析 增加ADC采样控制模块,接上ADC,即可把模拟信号采入PC机上显示,和相应的频谱分析。 -Arbitrary signal waveforms and spectral analysis of the sampling ADC signal sample presentation, RS232 serial communication and increase the ADC sampling freq
2007
- 本数字示波器以单片机和FPGA为核心,对采样方式的选择和等效采样技术的实现进行了重点设计,使作品不仅具有实时采样方式,而且采用随机等效采样技术实现了利用实时采样速率为1MHz的ADC进行最大200MHz的等效采样。-The digital oscilloscope and a single-chip FPGA as the core, the choice of the sampling methods and the equivalent sampling technique designed
FPGA_ADDA
- 基于 Cyclone EP1C6240C8的ADS2807,DAC2902 测试程序。主要用来使用FPGA控制ADC采集和DAC的输出,从而达到高频率信号处理的功能。首先从ADC2807采集数据,然后送给DAC2902输出。 采用FPGA口线模拟ADC2807和DAC2902的时序来实现。 提供ADC采样频率控制、DAC输出频率控制、输出波形控制、ADC通道转换、DAC通道转换等功能。-Based on Cyclone EP1C6240C8 of the ADS2807, DAC2902
Xilinx_FPGA_for_ADC_samp
- Xilinx FPGA开发板的ADC采样源程序-Xilinx FPGA development board of the ADC sample source code
FPGAADC(VHDL)
- 用FPGA实现的ADC采样器(用VHDL编写)-ADC with FPGA-sampler (using VHDL written)
adc
- 设计ADC控制器,Verilog代码.利用有限状态机设计方法在FPGA上设计ADC0809的接口控制器,采样结果送到数码管显示出来。-ADC controller design, Verilog code using finite state machine design in the FPGA design ADC0809 interface controller, the sampling results to the digital display.
ADCnCLK
- ADC 采样,48M时钟提供, 采用 差分信号传输-ADC sample , for 48 M clock
ADc
- 与单片机相比,用CPLD/FPGA器件更适合于直接对高速AD采样控制。本实验接口器件为ADC0809,根据ADC0809的工作时序使用CPLD产生该控制信号,CPLD启动AD转换后,得到的数据送至单片机并在PC机及数码管上显示AD转换结果。-Compared with the microcontroller, CPLD/FPGA devices more suitable for direct sampling control of high-speed AD. The interface of
wave
- 基于FPGA与DDR2SDRAM的高速ADC采样数据缓冲器设计-FPGA DDR2SDRAM
adc
- 实现模数转换功能,采样频率为时钟频率的36分之1,可以双路同时采样,并且串行输出,输出数据14位有符号数。-The analog-to-digital conversion, the sampling frequency is 1/36 of the clock frequency, can be dual simultaneous sampling, as well as serial output, the output data 14 of the number of symbols.
ADCcaiyang
- 用Verilog HDL实现ADC采样。-Stepper motor control using Verilog HDL. Can the intelligent control speed.
ADC
- 利用状态机实现对TLC549的采样控制,实验时可调节电位器RW1(在开发板底板左下角),改变ADC的模拟量输入值,数据采集读取后在数码管上显示。-Using state machine implementation of eight bits sampling control, adjustable potentiometer RW1 experiments in development board (bottom left corner), change the ADC analog inpu
Fpga-based-ADC-sampling-voltage-
- 基于fpga的ADC采样电压用,显示在数码管上。verilog语言。-Fpga-based ADC sampling voltage used, displayed on the digital pipe. verilog language.
ADC的核心指标(SINAD,ENOB等)
- ADC采样性能分析,核心指标等。及一些测试方法。(Analysis of ADC sampling performance)
ADC采样oled显示
- 通过12位32单片机ADC采样显示测量电压(Through 12 32 single-chip ADC sampling shows that measure the voltage)