搜索资源列表
-
0下载:
介绍了利用VHDL实现八位除法,采用层次化设计,该除法器采用了VHDL的混合输入方式,将除法器分成若干个子模块后,对各个子模块分别设计,各自生成功能模块完成整体设计,实现了任意八位无符号数的除法。
-Introduced the use of VHDL to achieve eight division, the use of hierarchical design, the divider using VHDL mixed-input methods, will be divided in
-
-
0下载:
文章介绍了系统的硬件电路原理与具体实现方法,其中主要包括载波恢
复电路,PN 码捕获电路和跟踪电路,并针对Xilinx 公司FPGA 的特点,对各电
路的实现进行优化设计,在不影响系统稳定性和精度的前提下,减少硬件资源
消耗,提高硬件利用率。设计利用Verilog 硬件描述语言完成,通过后仿真验证
电路正确性,并给出综合结果。-This paper introduces the system' s hardware circuit principle and the spe
-
-
0下载:
FPGA可以实现DSP算法,本材料提供了详细的实现方法,对原理与实现给出清晰的思路,是FPGA开发参考的好资料。-FPGA can implement DSP algorithms, this material provides a detailed implementation methods, theory and implementation gives a clear idea is a good reference information on FPGA development.
-
-
0下载:
摘要:分析了与标准8051 MCU 兼容的MC8051 IP 核结构原理与设计层次,详细论述了MC8051 IP 核的FPGA 实现与
应用方法。通过试验验证,其性能比标准8051 MCU 高,方便与系统其他模块的集成。在各种嵌入式系统和片上系统
中使用该IP 核具有重要意义。
关键词: 单片机; MC8051; IP 核; FPGA; VHDL-Abstract: This paper is compatible with standard 8051 MCU MC8051 IP c
-
-
0下载:
基于VHDL语言的可移植通用存储器IP核的实现,本文介绍了一种利用VHDL 硬件描述语言实现可移植通用存储器IP 核的思路与方法,实验研究表明,该方法具有可移植性强、扩展性及灵活性好的特点,有效地改善了数字系统设计的效率。-VHDL language based on universal portable memory IP core implementation, this paper presents a VHDL hardware descr iption language using a
-
-
0下载:
fpga中fifo的基本原理介绍了fifo的基本原理以及对fifo实现方法的阐述。-The basic principle in fpga fifo fifo introduced the basic principles and methods of implementation described fifo.
-
-
0下载:
FSK调制的VHDL编码的fpga实现,了解信号的FSK处理方法-FSK modulation fpga implementation of VHDL coding, the FSK signal processing methods to understand
-
-
0下载:
实现fpga的串口通信,采用自顶向下的设计方法设计异步串口的ip核-Fpga implementation of serial communication, use of top-down design methods for asynchronous serial ip nuclear
-
-
0下载:
一种verilog实现rs232的方法~没啥好说的-A verilog implementation rs232 methods to nothing to say
-
-
1下载:
FPGA 实现高速 FFT 处理器的设计
介绍了采用 Xilinx 公司的 Virtex- II 系列 FPGA 设计高速 FFT 处理器的实现方法及技巧。-FPGA design to achieve high-speed FFT processor implementation methods and techniques in the design of high-speed FFT processor using Xilinx Virtex-II FPGA family.
-
-
0下载:
《Xilinx ISE 9.X FPGA/CPLD设计指南》以FPGA/CPLD设计流程为主线,详细阐述了ISE集成开发环境的使用,并提供了多个示例进行说明。书中在介绍FPGA/CPLD概念和设计流程的基础上,依次论述了工程管理与设计输入、仿真、综合、约束、实现与布局布线、配置调试等在ISE集成环境中的实现方法和技巧。《Xilinx ISE 9.X FPGA/CPLD设计指南》结合作者多年工作经验,立足于工程实践,选用大量典型实例,并配有一定数量的练习题。随书配套光盘收录了所有实例的完整工程目录
-
-
0下载:
1、 了解点阵字符产生和显示原理和系统的16*16点阵的工作机理。
2、 加强对总线产生、地址定位的CPLD实现方法的理解。
3、 掌握在FPGA中调用ROM的使用方法。 -1 for dot matrix character generator and display principles and systems 16* 16 dot matrix working mechanism. 2, to strengthen the bus generation, address loca
-
-
0下载:
Xilinx应用笔记关于UART的verilog实现方法和例子说明-Xilinx application note on the UART verilog implementation methods and examples
-
-
0下载:
设计RS、JK、D、T 四种触发器,掌握异步复位置位的方法以及四种触发功能的实现方
法,掌握QuartusII 软件的使用方法以及GW48 型SOPC 开发平台中的输入输出模式配置方
法。 -Design RS, JK, D, T four kinds of triggers, grasp complex bit asynchronous methods and how to configure four trigger implementation function Quartu
-
-
0下载:
以Xilinx公司的FPGA为开发平台,采用MATLAB及VHDL语言为开发工具,详细阐述数字通信同步技术的FPGA实现原理、结构、方法以及仿真测试过程-In Xilinx s FPGA development platform, using MATLAB and VHDL language development tools, elaborated synchronous digital communications technology FPGA implementation princip
-
-
0下载:
详细的介绍简易时钟的制作方法及实现过程。-Details simple clock production methods and implementation process.
-
-
0下载:
低通滤波器的实现,通过不同的切割方式实现后,生成的vivado文件资源的使用情况不同,对其进行分析(The implementation of the low pass filter, after the implementation of different cutting methods, the use of the generated vivado file resources is different, to analyze it.)
-