搜索资源列表
PL_MPSK
- 基于VHDL硬件描述语言,对基带信号进行MPSK调制(这里M=4),即QPSK调制
de_PL_MPSK
- 基于VHDL硬件描述语言,完成对MPSK调制信号 的解调(这里M=4),即QPSK的解调
match_rec
- 使用VERILOG实现QPSK信号的匹配滤波,对符号过采样率为4,在程序中设定相关峰的检测门限为3
module_dem
- 用verilog编写的信号调制解调程序,包括ask,fsk,qpsk的fpga实现-Prepared using verilog signal modulation and demodulation process, including ask, fsk, qpsk of fpga implementation
qpsk_demod_use_FPGA
- 根据软件无线电的思想,提出了一种新颖的数字信号处理算法,对QPSK信号的相位进行数字化处理,从而实现对QPSK信号的解调.该算法允许收发两端载波存在频差,用数字锁相实现收发端载波的同步,在频偏较大的情况下,估算频偏的大小,自适应设置环路的带宽,实现较短的捕获时间和较好的信噪性能。整个设计基于XILINX公司的ISE开发平台,并用Virtex-II系列FPGA实现。用FPGA实现调制解调器具有体积小、功耗低、集成度高、可软件升级、扰干扰能力强的特点,符合未来通信技术发展的方向。-According
add_noise
- 产生QPSK调制信号,在此基础上,增加AWGN噪声信号。(A qpsk modulate signal plus an awgn signal is generated)
modulation-and-demodulation
- 通过verilog语言实现各种基本信号的调制解调过程,包括2psk,qpsk,ppm(Realize the modulation and demodulation process of various basic signals through verilog language, including 2psk, qpsk, ppm)