搜索资源列表
TDA9321H
- TDA9321H芯片驱动程序,TDA9321H是飞利浦公司一款视频信号处理芯片,彩电中频处理/多制式解码电路。四列扁平64脚QFP封装,工作电源电压 8V。-TDA9321H chip driver, TDA9321H Philips is a video signal processing chip, color TV IF processing/multi-standard decoding circuitry. Four flat 64-pin QFP package, supply vo
ALINX9226
- 黑金出的学生练习板,双ad9226采集,两路输入5v以内的信号,自带衰减电路。-Black gold out of the students to practice the plate, double ad9226 collection, two input signals 5v within, comes attenuation circuit.
xinhao
- 信号输出的模拟-Simulation of signal output.。。。。。。。。。。。。。。。。
vlsi-design3
- 电路具有四路4_bit字宽的串行输入总线,四路4_bit字宽的输出总线信号的电路。 电路完成将串行输入信号A[3..0]、B[3..0]、C[3..0]、D[3..0](大小排列无序)以数值大小排序输出的功能,输出X3[3..0]、X2[3..0]、X1[3..0]、X0[3..0]中X3最大,X0最小。输入数据是无符号整数。 -Circuit with four 4_bit word wide serial input bus, four 4_bit word wide output
ff_transform
- 用FPGA实现FFT,通过状态机控制,分析信号频域信息-Using FPGA to achieve FFT, through state machine control, analysis signal frequency domain information
rtu
- 低功耗水资源控制器RTU 支持8路0-20mA模拟输入A/D转换功能,主要用于驳接投入式液位计以及其它任何形式的模拟信号的处理-Low-power water controller RTU supports 8-channel 0-20mA analog input A/D conversion function, mainly used for connecting the input level gauge and any other form of analog signal proces
oscillograph
- 基于stm32开发的虚拟信号分析仪,包含pcb文件及上位机程序与下位机源代码-Based stm32 developed virtual signal analyzer, including pcb files and PC program with lower machine source code
streetlights-based-on-VHDL
- 本程序设计了一个基于FPGA的路灯控制系统,具有时控、声光控、交通控制的功能,即不但可通过对系统人工设定开关灯时间来完成其工作,也可通过采集实际环境的光信号和声音信号来控制路灯工作,还可以通过交通状况控制;此外可以通过故障检测功能,实现对路灯的故障检测,并且可以由七段数码管显示故障路灯编号;同时,利用热敏电阻等器件组成外部电路,用来检测电路温度,此电路具有报警功能,保证系统在正常温度范围内工作。在交通状况控制模式下,利用红外传感器探测目标位置,进而确定输出高低电平。在仿真模拟中结果正确,实现了
CC2640
- 一个简单的CC2640核心板,用于测试蓝牙的信号。-a simply cc2640 core board , for testing the single quality of BLE CC2640
xifen
- 实现正余弦信号硬件细分功能,可以进行可逆计术,测量激光干涉仪位移信号,利用LCD显示最终位移。-To achieve the function of the chord signal hardware segmentation, can be reversible measurement, measurement of laser interferometer displacement signal, the use of LCD display the final displacement.
DDS 信号模块AD9850模块资料
- DDS 信号模块 AD9850 模块资料(DDS signal module, AD9850 module data)
pll_test
- PLL,即锁相环。是FPGA中的重要资源。由于一个复杂的FPGA系统往往需要多个不同频率,相位的时钟信号。所以,一个FPGA芯片中PLL的数量是衡量FPGA芯片能力的重要指标。FPGA的设计中,时钟系统的FPGA高速的设计极其重要,一个低抖动, 低延迟的系统时钟会增加FPGA设计的成功率。本例程调用Xilinx提供的PLL核来产生不同频率的时钟, 并把其中的一个时钟输出到FPGA外部IO上, 也就是开发板的SMA接口上。(PLL, pll. It's an important resource
AD9850正弦波程序
- AD9850正弦波程序-昆特管频率信号发生器(AD9850 sine wave signal generator program - Kuhnt tube)
Responders
- 本设计为多路智能抢答器,所以这种抢答器要求有不同组别的抢答输入信号,并能识别最先抢答的信号,直观地通过数显和蜂鸣等方式显示出组别;对回答问题所用的时间进行计时、显示、超时报警、预置答题时间,同时该系统还应有复位、倒计时启动功能。(This design is multi-channel intelligent responder, so this responder requires different groups of rush answer input signal, and can id
l353_10v
- 用单电源供电lf353,产生多种信号,方波,三角波,正弦波(A single power supply is used to supply lf353, producing a variety of signals, square wave, triangular wave, sine wave)
[CN0301].通用LVDT信号调理电路_cn
- 本电路采用AD698 LVDT信号调理器,包含一个正弦波振荡器和一个功率放大器,用于产生驱动原边LVDT的激励信号。AD698还可将副边输出转换为直流电压。AD8615轨到轨放大器缓冲AD698的输出,并驱动低功耗12位逐次逼近型模数转换器(ADC)。系统动态范围为82 dB,带宽为250 Hz,非常适合精密工业位置和计量应用。(This circuit uses the AD698 LVDT signal conditioner, which includes a sine wave osci
MIPS指令verilog实现
- 单周期MIPS指令处理器能在一个时钟周期内完成add、sub、and、or、sw、lw、beq、j等一条MIPS指令的处理。 单周期MIPS指令处理器包括以下几部分电路:指令存储器、数据存储器、寄存器堆、算术逻辑运算单元、控制电路。 指令存储器:保存处理器的指令,起始地址为0x00400000; 数据存储器:保存处理器的数据,起始地址为0x10010000; 寄存器堆:32个32bit寄存器; 算术逻辑运算单元:完成各种运算; 控制电路:产生处理器的控制信号,包括PC生成。