搜索资源列表
Application_in_FPGA_design_of_Matlab_simulink
- 分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点, 然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信号发生器模 型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim 中对FSK 信号发生器进行RTL 级仿真,最后介绍了在FPGA 芯片中实现FSK 信号发生器的设 计方法。
利用Matlab中的Simulink工具箱仿真
- 利用Matlab中的Simulink工具箱仿真。给定三相电源 ,相电压有效值100V。设计一个子系统,利用三相电源给三相全控桥提供一组逻辑触发信号, °(不使用脉冲发生器)。,Using the Simulink toolbox in Matlab simulation. Given three-phase power, RMS voltage of 100V. The design of a subsystem, the use of three-phase power to three-ph
sanjiaobo
- 利用计数器来实现三角波的程序设计任务,用于信号发生器-Use counters to achieve the triangular wave of program design tasks, for the signal generator
01labview
- 关于labview设计的一些设计报告,CDMA系统中的反向预测功率控制算法,labview_通讯仿真,LabVIEW测量信号时间间隔的实现,labview生成exe,LabVIEW下基于BP神经网络,LabVIEW与C语言的接口技术及其应用,LabVIEW在数字电路课程教学中的应用,多项参数可编程的脉冲信号发生器-Labview design on some of the design report, CDMA system, the reverse power control algorith
sigal
- 基于MAX038的信号发生器的设计,能够产生锯齿波,三角波,正弦波和矩形波-MAX038-based signal generator designed to produce sawtooth, triangle, sine and square wave
graph1
- 基于matlab的数字信号发生器兼电子琴设计-Based on digital signal generator matlab Chief keyboard design
sine
- 正弦信号发生器的设计,正弦信号发生器的结构由3 部分组成。数据计数器或地址发生器、数据ROM 和D/A。性能良好的正弦信号发生器的设计要求此3 部分具有高速性能,且数据ROM 在高速条件下,占用最少的逻辑资源,设计流程最便捷,波形数据获最方便。下图是此信号发生器结构图,顶层文件SINGT.VHD 在FPGA 中实现,包含2 个部分:ROM 的地址信号发生器,由5 位计数器担任,和正弦数据ROM,拒此,ROM由LPM_ROM模块构成能达到最优设计,LPM_ROM底层是FPGA中的EAB或ESB等。
dds
- 采用DSP Builder设计的DDS信号发生器-The DDS signal generator using DSP BUILDER design