搜索资源列表
sine
- 在dds中基于matlab来实现lpm_rom的编写 设置 ROM 的信息,数据宽度为 10bits,数据个数为 4096;设置 ROM为寄存器输出,不需要时钟和异步清零信号-Matlab based in dds preparation to achieve lpm_rom ROM set of information, data width 10bits, the number is 4096 data set the ROM output to register, no clock
sine
- 正弦信号发生器的设计,正弦信号发生器的结构由3 部分组成。数据计数器或地址发生器、数据ROM 和D/A。性能良好的正弦信号发生器的设计要求此3 部分具有高速性能,且数据ROM 在高速条件下,占用最少的逻辑资源,设计流程最便捷,波形数据获最方便。下图是此信号发生器结构图,顶层文件SINGT.VHD 在FPGA 中实现,包含2 个部分:ROM 的地址信号发生器,由5 位计数器担任,和正弦数据ROM,拒此,ROM由LPM_ROM模块构成能达到最优设计,LPM_ROM底层是FPGA中的EAB或ESB等。
