搜索资源列表
lzwfordepresscoding
- LZW压缩和解压缩程序 lzw.c 主要的功能模块 bitio.c/bitio.h 一些支撑函数,支持以比特(bit)为单位的文件I/O 用法: 压缩 lzw E <in-file> <out-file> 解压缩 lzw D <in-file> <out-file> 压缩时,读入<in-file>中内容,压缩后存入<out-file>中,得到压缩文件。 解压缩时,读入<in-
CH375---HMP
- U盘文件读写模块, 连接方式: 软件模拟SPI时序+查询-U disk document literacy module, Connectors : SPI timing simulation software inquiry
CH375__HMS
- U盘文件读写模块, 连接方式: 3线制串口+查询+事件中断通知-U disk document literacy module, Connectors : 3-wire serial inquiries termination notice
SIJTQ6tQ
- 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次显示并正确计数; 2. 秒/分/时各段个位满10正确进位
MPEG-4bianmajishu
- (1)本程序可在Windows 2000、Visual C++6.0 环境下编译通过。 (2)源码是一个编码模块,编译后生成encore.lib库文件, 不能直接执行。需要读者自己编写程序调用其中的功能。 (3)运行时打开//encore/build/目录下的encore.dsw文件。
vc
- 简单图形处理,新手们可以看看其代码 系统框架平台主要提供统一的界面风格接口、统一的数据显示和数据访问的接口以及平台支撑系统等。 功能模块主要包括:文件、编辑、绘图、几何变换、查看、窗口、帮助等。
iestore.1.0.8.svn454
- 一、修改产品详细页面的附件块 二、添加上浏览历史模块 三、在后台加入自定义首页、自定义页头、自定义页脚内容功能 四、在后台修改网站全局CSS样式文件功能 五、在后台修改每个模块的模板内容功能 六、修改虚拟商品订购流程 七、修改了国内EMS和宅配通的后台配置位置省不显示的问题 八、修改了后台商品详细信息中的商品属性添加错误和不能修改的问题 九、分类加入排序功能 十、新加入备份数据库功能,可以自动列出备份时间距现在的时差,文件名等信息,可以下载已经打成包的SQL文
SelfExtractor_demo
- 制作自解压文件,此工具不会将资源压缩,也不包含自解压模块-make self extract file
635352745mp3read
- MP编解码,加载音频文件,通过编解码模块,分别实现音频文件到mp3文件的互相转换。-mp3coder and decoder
RDTLT
- 基于Lossy-to-Lossless Image Compression Based on Reversible Integer TDLT/KLT的压缩算法的matlab实现,在增加ROI编码模块,算法详细可以查看论文《Lossy-to-lossless image compression based on multiplier-less reversible integer time domain lapped transform》。程序由main.m函数开始运行,输入参数有3个,分
lsm-jpeg
- 封装jpeg模块成简单调接口:打开文件,读写数据,关闭,可访问adobe自定义的jpeg标签。-Encapsulation the jpeg module is as simple tune interface: open the file, read and write data, close the access adobe jpeg tag custom.
driver
- nios黑金源代码,altera sopc 工程文件,各个模块驱动代码-nios code
sine
- 正弦信号发生器的设计,正弦信号发生器的结构由3 部分组成。数据计数器或地址发生器、数据ROM 和D/A。性能良好的正弦信号发生器的设计要求此3 部分具有高速性能,且数据ROM 在高速条件下,占用最少的逻辑资源,设计流程最便捷,波形数据获最方便。下图是此信号发生器结构图,顶层文件SINGT.VHD 在FPGA 中实现,包含2 个部分:ROM 的地址信号发生器,由5 位计数器担任,和正弦数据ROM,拒此,ROM由LPM_ROM模块构成能达到最优设计,LPM_ROM底层是FPGA中的EAB或ESB等。
cn700_pb3458763
- 程序文件: update.exe 功能: 实现升级一台机子上的程序,所有其它机子的程序自动升级. 开发工具: PB6.5 (也适用于PB7、PB8、PB9、PB10) 运行环境: 基于数据库(SQL2000测试通过,其它如Oracle,MySQL,Sybase应该没问题) 特点: 1.支持多个模块,支持一个模块多个文件. 2.文件位置可不为当前目录. 3.可自动压缩文件,然后上传,提高上传与下载速度. 4.update.exe可自动升级(注:仅随新系统升级时升级!!!
7zjieya
- 易语言写的7z解压和压缩模块源码,可实现对7z文件的解压缩-Written in easy language 7z decompression and compression module source code, can be realized decompress 7z files
mp4FileFormat
- 详细解析mp4文件的格式,包括头文件,各类压缩模块-describe Mp4 file format in details
dianjibentizhuansu
- 无刷直流电机本体模块,转速模块等等mtalab、simulink的模型等文件-Mtalab, simulink model of brushless DC motor body module, speed modules, etc. etc.
CAVLE-h264
- 本压缩文件包含了h.264压缩算法中的CAVLE的编解码模块(Verilog和VHDL两个版本),包含有仿真的testbench测试文件,综合后可以直接使用-The compressed file contains the h.264 compression algorithm CAVLE codec module (Verilog and VHDL both versions), including a simulation testbench test file, can be used d