CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 其它 搜索资源 - FPGA串口通信

搜索资源列表

  1. UART_Download

    0下载:
  2. 此为FPGA上的一个串口通信程序,已经通过仿真测试,完全可行
  3. 所属分类:并行运算

    • 发布日期:2008-10-13
    • 文件大小:9691
    • 提供者:王骏
  1. uart_1

    0下载:
  2. 基于VHDL的FPGA串口通讯程序,能够实现FPGA串口通信-VHDL for FPGA-based serial communication programs that enable FPGA serial communication
  3. 所属分类:source in ebook

    • 发布日期:2017-03-28
    • 文件大小:602093
    • 提供者:dingxing
  1. UART_RS232(verilog)

    1下载:
  2. /本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在PC机上安装一个串口调试工具来验证程序的功能。程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控制器,10个bit是1位起始位,8个数据位,1个结束位。串口的波特律由程序中定义的div_par参数决定,更改该参数可以实现相应的波特率。程序当前设定的div_par 的值是0x145,对应的波特率是9600。用一个8倍波特率的时钟将发送或接受每一位bit的周期时间划分为8个时隙以使通信同步.程序的工作过程是:串口处于全双工工作
  3. 所属分类:assembly language

    • 发布日期:2017-11-07
    • 文件大小:600285
    • 提供者:饕餮小宇
  1. UART_RS232(VHDL)

    0下载:
  2. 本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在PC机上安装一个串口调试工具来验证程序的功能。程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控制器,10个bit是1位起始位,8个数据位,1个结束位。串口的波特律由程序中定义的div_par参数决定,更改该参数可以实现相应的波特率。程序当前设定的div_par 的值是0x145,对应的波特率是9600。用一个8倍波特率的时钟将发送或接受每一位bit的周期时间划分为8个时隙以使通信同步.程序的工作过程是:串口处于全双工工作状
  3. 所属分类:assembly language

    • 发布日期:2017-11-13
    • 文件大小:607493
    • 提供者:饕餮小宇
  1. FPGA-and-TDC-GPl

    0下载:
  2. 对高精度短距离测量的需要,以现场可编程门阵列(FPGA)为控制核心,采用高精度时间数字 转换芯片TDC—GPl和433 MHz超再生射频发射、接收模块,设计了一种高精度的到达时间差(TDOA)测距 系统。该测距系统由发射节点与接收节点组成,其中发射节点由FPGA控制433 MHz超再生射频信号与 超声波信号的同步实时发射;接收节点将接收的射频信号与超声波信号,经过TDC.GPl进行TDOA测量, 并由FPGA完成对TDC—GPl的测量参数配置、测量结果读取及串口上传到上位机。该测
  3. 所属分类:source in ebook

    • 发布日期:2017-05-07
    • 文件大小:1228886
    • 提供者: libao
搜珍网 www.dssz.com