搜索资源列表
FS8160PLL
- FS8160的PLL锁相环电路原程序,该程序为锁定800M频率,已经应用在无线发射上面。-FS8160 PLL circuit original procedures, the procedures for locking 800M frequency, has been used in wireless fired above.
MC145163PDDS
- MC145163P型锁相频率合成器的原理与应用-MC145163P - PLL frequency synthesizer and application of the principle
fq_div
- pll 的64倍频 锁相环技术用 实现倍频 从而达到对频率的分频-pll 64 multiplier PLL multiplier used to achieve so as to achieve the sub-band of frequencies
2009S3C2410init.S
- 2410Init.s包括了板子上电后的初始话,具体有几个步骤: 讲述S3C2410启动程序设计 1. 屏蔽所有中断,关看门狗。 2. 根据工作频率设置PLL寄存器 3. 初始化存储控制相关寄存器 4. 初始化各模式下的栈指针 5. 设置缺省中断处理函数 6. 将数据段拷贝到RAM中,将零初始化数据段清零 7. 跳转到C语言Main入口函数中-2410Init.s including the board after t
sanfenpin
- verilog 三分频 分频器是FPGA设计中使用频率非常高的基本设计之一,尽管在目前大部分设计中,广泛使用芯片厂家集成的锁相环资源,如altera 的PLL,Xilinx的DLL.来进行时钟的分频,倍频以及相移。-verilog-third of the frequency divider is a FPGA design, very high frequency of use, one of the basic design, although most of the designs in
a
- PLL350锁相环源码,设置频率、分频比等等其他功能-PLL350 PLL source, set the frequency division ratio, etc. Other features
PLL
- 设计一个LabVIEW的锁相环程序,实现频率跟踪。-LabVIEW program to design a phase-locked loop to achieve a frequency tracking.
f580MHz
- c8051f340控制adf4360产生580MHz频率的锁相环程序-PLL program of c8051f340 that control adf4360 to generate 580MHz signal
MATLAB-fangzhenzai-dianzi
- 本书讨论了时间域、频率域、数字域、调制域电子测量的主要方法, 介绍了应用MATLAB仿真的方法实现电子测量中的信号源(含VCO和PLL)、示波器、频谱仪、瀑布图仪、相位仪- This book discusses the main method of time domain, frequency domain, the digital domain and modulation domain of electronic measurement, introduces the appli