搜索资源列表
CPLD实现快速低开关损耗的优化SVPWM算法
- 介绍了利用ALTERA公司的Maxplus Ⅱ软件及ACEX芯片,基于一种用于三相电压型逆变器的优化SVPWM算法,来实现变频调速系统,该算法采纳Kohonen神经网络的优点。选择适当的调制方法和改进的算法,不但可以显著地缩短计算时间,且显著减少开关损耗。用复杂可编程逻辑器件(CPLD) 来实现这种算法非常简单合适。
c_xapp501
- 配置快速入门指南本应用指南讨论 Xilinx 的复杂可编程逻辑器件 (CPLD)、现场可编程门阵列 (FPGA) 和 PROM 系 列的配置与编程选项,并演示了各系列最常用的部分配置方法。-xilinx c_xapp501 spec
DSPdechaoshengboliuliangji
- 超声波流量计,数字信号处理器,复杂可编程逻辑器件,数字滤波器,插值算法,相关算法 -UltrasonieFlowineter:DSP(DigitalSignalProeess):CPLD(eomPlex Programmablelogiedeviees) Correlation Interpolation:
fjq1
- 介绍了在数字语音通信中, 利用在系统可编程技术和复杂可编程逻辑器件CPLD, 实现了数字语音的复接和分接 对于其中的单稳态电路的数字化和数字锁相环提取位同步信号也进行了详细的设计说明。实际应用结果表明, 系统工作稳 定可靠, 设计是成功的。-Describes the digital voice communications, the use of in-system programmable technical and complex programmable logic devic
shizitongxin
- 本文主要讨论了使用CPLD(复杂可编程逻辑器件)设计简单的数字通信系统。文中主要描述了设计课题的前景、CPLD技术的先进性术和VHDL硬件描述语言的应用;说明了数字通信的原理,并进行方案论证,提出了我们的基本电路设计方案;最后对具体电路及其各个功能模块分别进行分析和软件设计,用VHDL语言编写三种已调波的程序,并进行了总结分析与展望。 -g mzz yz z
shuzixinhao
- 本信号发生器依据直接数字频率合成原理合成信号,采用自行设计复杂可 编程逻辑器件的方案实现频率合成,扩展数据存储器存储波形的量化幅值(波形数 据),在单片机的控制与协调下输出频率和相位可调的信号波形.该信号发生器可产生 任意波形,成本低、体积小、使用方便.-The signal generator based on principles of direct digital frequency synthesis synthesized signal, using complex pro
CoolRunner-XPLA3PCPLD
- XPLD3 详细的描述了复杂可编程逻辑器件中的扩展型可编程逻辑器件的性能指标。-XPLD3 detailed descr iption of the extended complex programmable logic device performance programmable logic devices.
DDS
- 频率切换时间短、工作频率范围宽、频率分辨率高、相位变化连续和容易对输出信号实现调制等。一些公司先后推出了各种各样的DDS专用芯片,这些DDS专用芯片为电路设计提供了很大方便,但是并不能满足所有要求。例如,在实现调频及调幅等复杂功能时,利用现有专用芯片就会很不方便。利用可编程逻辑器件或现场可编程门阵列实现具有很大的灵活性,能够很好地满足电路设计要求。 -Frequency switching time is short, the operating frequency range, high f
SSI
- 一种 SSI 光电编码器数据并行采集设计方法 在光电编码器上 得到了越来越广泛的应用,然而大多数计算机和处理器上没有提供SSI接口,这在一定程度上限 制了SSI接口光电编码器的推广和应用。基于复杂可编程逻辑器件( CPLD)开发的SSI接口模块 SSI208P,实现了SSI接口编码器数据的高速并行采集。本文对SSI208P模块进行了详细介绍,并 给出了硬件设计和软件设计思路及实现方法。-A design method for data parallel acquisition