搜索资源列表
di
- 设计一个能显示时、分、秒的简易数字钟,具有时间调整功能,利用GW48-PK2系统上的数码管显示时间,调整时间用的按键也使用GW48-PK2系统上的按键。-can design a display, minutes and seconds of simple digital clock with the time adjustment function, use GW48 - PK2 system on the LED display, adjusted time of the keys a
EDAproject
- EDA课程设计报告,报告是关于数字钟的设计,报告格式正确,讲解详细,是做EDA报告的必备参考。-curriculum design EDA report on the digital clock is the design, report the correct format to explain in detail, EDA is so essential source of the report.
hw1806
- 数字钟的设计,方框图
EEE
- 一个数字钟的设计方法及方框图,请指教
4
- 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用
数字钟的设计
- 数字钟的设计
zxcxcxzxxczx
- EDA大作业设计报告 题 目: 数字钟的设计与制作 学 年: 学 期: 第二学期 专 业: 电子信息工程
petyfer.RAR
- 【设计题目】 多功能数字钟的设计 【设计目的】 1掌握数字系统的分析和设计方法 2能够熟练的、合理的选用集成电路器件 3熟悉EWB软件的使用。 【设计指标及要求】 设计一个多功能数字钟,以一昼夜24小时为一个计数周期。准确计时,具有“时”“分”“秒”数字显示。整点能自动打点、报时。要求报时声响四低一高,最后一响为整点。具有校时功能。要求电路主要采用中小规模CMOS集成电路。要求电路尽量简化,并选用同类型的器件。在EWB电子工作平台上进行电路的设计和计算机仿真。
shuzizhong
- 是基于EDA系统上的一24小时制的数字钟设计,利用EDA系统通过Quartus2直接运行。
shuzhizhong_kechengsheji
- 中南大学数字电子技术课程设计--数字钟的设计 一.设计目的 1. 进一步掌握各芯片的逻辑功能及使用方法。 2. 进一步掌握数字钟的设计方法和和计数器相互级联的方法。 3. 进一步掌握数字系统的设计和数字系统功能的测试方法。 4. 进一步掌握数字系统的制作和布线方法。 二.设计要求 1.设计指标 数字钟具有显示时、分、秒的功能; 有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 计时过程具有
单片机电子时钟的设计
- 数字电子钟具有走时准确,一钟多用等特点,在生活中已经得到广泛的应用。虽然现在市场上已有现成的电子钟集成电路芯片,价格便宜、使用也方便,但是人们对电子产品的应用要求越来越高,数字钟不但可以显示当前的时间,而且可以显示期、农历 、以及星期等,给人们的生活带来了方便。另外数字钟还具备秒表和闹钟的功能,且闹钟铃声可自选,使一款电子钟具备了多媒体的色彩。单片机具有体积小、功能强可靠性高、价格低廉等一系列优点,不仅已成为工业测控领域普遍采用的智能化控制工具,而且已渗入到人们工作和和生活的各个角落,有力地推动
简易数字钟的设计
- 简易数字钟的设计.doc
shuzi
- 是一篇多功能数字钟的设计文档,本数字钟含有复位,闹钟,显示等功能-Is a multi-function digital clock design document, the digital clock with reset, alarm clock, display and other functions
shuzizhong
- 设计要求:(1)利用单片机组成数字钟与电子跑表 (2)利用4位LED显示器显示数字钟的时、分,秒用时分间的小数点闪烁指示;跑表秒为单位,格式***.* (3)数字钟与跑表通过一个“钟/表”键乒乓切换 (4)通过“时”键与“分”键分别校正时和分,每按一次对应加1,跑表状态下这两个键无效。 (5)跑表状态下,按“开始”键计时,“停止”键停止,数字钟状态下这两键无效。 -数字钟设计部分及流程图
200971617402035228
- 数字钟的设计用到,数制、基本逻辑运算、逻辑门电路、组合逻辑电路、触发器、时序逻辑电路、脉冲的产生等数字电路知识。-Digital clock design used, number system, basic logic operations, logic gates, combinational logic circuits, flip-flops, sequential logic circuits, pulse generator and digital circuit knowledge
example1
- 采用nios2的嵌入式数字钟的设计与实现,首先使用quartus2中的sopc builder设计CPU内核,然后在nios2中庸C语言来实现数字钟的功能--Embedded digital clock with nios2 the design and implementation, the first to use quartus2 the sopc builder design CPU core, and then nios2 Mean C language function digita
zs_clock
- 基于VHDL语言设计的电子钟,综合运用EDA技术,完成一个多功能数字钟设计-VHDL language design based on the electronic clock, integrated use of EDA techniques to complete the design of a multi-functional digital clock
123
- 简单数字钟的课程设计 课程设计目的 1.培养独立完成一个课题或实际问题的能力。 2.培养查阅资料文献手册的能力。 3.熟悉元器件类型,掌握合理选取元件的规则。 4.锻炼撰写一个小论文和设计报告的能力。 5.培养科学的工作作风和严谨的态度 -Simple of a digital clock course design Course design purpose 1. To foster independent completed a subject or ac
the-digital-clock
- 本设计选用 ALTERA 公司的 EP1C12Q240C8 芯片,利用 VHDL 语言采用自 顶向下的方法在 Quartus Ⅱ环境下完成了数字钟的设计,最后在实验箱上进行测 试。该数字钟包含的功能有计时、显示星期、校时校分、清零、整点报时、音乐 闹铃。-The design uses the silicon chip EP1C12Q240C8 produced by the company of ALTERA. And with the help of VHDL, the de
cpld
- CPLD与电子CAD报告 VHDL中的并行语句、进程 信号、变量、顺序语句 分频器、计数器、译码器、状态机 数字钟综合设计-CPLD and VHDL electronic CAD report in parallel statement, the process signals, variables, sequential statements divider, counter, decoder, an integrated digital clock state machine des