搜索资源列表
4
- 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用
pci
- pci总线设计在计算机多总线结构中,PCI总线以其速度高、可靠性强、成本低及兼容性好等性能,在各种总线标准中占主导地位,而基于PCI总线标准的接口设计己成为相关项目开发中的优先选择。现阶段PCI总线设计主要采用FPGA现场可编程逻辑阵列来设计,基于FPGA不但能大大缩减电路的体积,提高电路的稳定性,而且其先进的开发工具使整个系统的设计调试周期大大缩短,基于FPGA的PCI总线设计已经成为总线设计的最主要的设计方式。 本文提出了一种基于FPGA的PCI接口的简单设计方案,简要介绍了PCI总线的
4354642
- 逻辑函数的化简和变换 组合逻辑电路的分析 时序逻辑电路的分析 数电仿真-暂无
200971617402035228
- 数字钟的设计用到,数制、基本逻辑运算、逻辑门电路、组合逻辑电路、触发器、时序逻辑电路、脉冲的产生等数字电路知识。-Digital clock design used, number system, basic logic operations, logic gates, combinational logic circuits, flip-flops, sequential logic circuits, pulse generator and digital circuit knowledge
VHDL-introductory-tutorial-
- 适合初学者的VHDL教程,介绍了VHDL的基本语法,以及时序逻辑电路和组合逻辑电路的VHDL描述-VHDL for beginners tutorial introduces the basic syntax of VHDL VHDL descr iption, as well as sequential logic circuits and combinational logic circuits
Verilog-design-experience
- 可编程逻辑基本设计原则,包括组合逻辑电路,时序逻辑电路-Programmable logic basic design principles, including the combinational logic circuits, sequential logic circuit
时序逻辑电路.tar
- EDA技术的时序逻辑电路源代码,编程资料和仿真结果图(Time series logic circuit source code, programming data and simulation result diagram of EDA Technology)
max31855开发资料
- MAX31855热电偶转换器开发流程 一、 准备硬件和相关知识 1. 硬件:一块开发板、逻辑分析仪、热电偶(常用的K型热电偶)、杜邦线等; 2. 相关知识: VHDL基础、SPI通信; 二、 max31855datasheet编程用到的部分: 1.电路连接图 2.串行接口时序特性 3 .串口时序 4.引脚分配 5.热电偶温度格式 三、程序编写 /** *****