搜索资源列表
课程设计指导书
- 课程设计是单片机课程教学的最后一个环节,是对学生进行全面的系统的训练。进行课程设计可以让学生把学过的比较零碎的知识系统化,真正的能够把学过的知识落到实处,能够开发简单的系统,也进一步激发了学生再深一步学习的热情,因此课程设计是必不少的,是非常必要的。 但是,在多年的教学实践中,我们感到一方面学生掌握的理论知识和实践知识有限;另一方面课程设计的时间有限,一般不多于两周。要想学生在规定时间内,运用自己有限的知识去独立完成一个单片机应用系统的全部设计、制作和调试是不现实的。在两周的时间内,学
system_timing_theory
- 对于系统设计工程师来说,时序问题在设计中是至关重要的,尤其是随着时钟频率的提高,留给数据传输的有效读写窗口越来越小,要想在很短的时间限制里,让数据信号从驱动端完整地传送到接收端,就必须进行精确的时序计算和分析。同时,时序和信号完整性也是密不可分的,良好的信号质量是确保稳定的时序的关键
2006511214124348
- :随着嵌人式系统的迅速发展,32位微处理器和实时操作用越来越广泛。本文提出了一种基于STR710FZ2TB的嵌人式系统设计, 重点分为三个部分,系统硬件设计、系统的应软件设计、应用实例。本文首先介绍了STR710FZ2TB微控制器和uC/OS-II操作系统的特点, 然后详细描述了软硬件设计过程,在此基础上设计了一个时钟实例,最后介绍了硬件的开发环境和ARM软件开发环境,完成了整个设计过程。 关键词:嵌入式系统;ARM7TDMI;实时操作系统;动态显示
基于单片机的等效采样示波器设计
- 介绍了基于单片机系统的精密时钟发生电路对高频信号J@1CDNFO1CD[ 进行等效采样的方法!设计并实现一个模拟带宽为@CDNFO1CD 的简易数字示波器"
单片机类毕业设计参考论文
- 这个有很多论文,绝对是好东西,不说好不收费,每个设计包含论文、原代码,个别的有PCB,请下载者仅做参考 16×16点阵(滚动显示)论文+程序.rar cdma通信系统中的接入信道部分进行仿真与分析.rar LED显示屏动态显示和远程监控的实现.rar USB接口设计.rar 毕业设计(论文)OFDM通信系统基带数据.rar 仓库温湿度的监测系统.rar 单片机串行通信发射机.rar
设计异步多时钟系统的综合以及描述技巧
- 关于异步多时钟系统设计的很好的文章,获2001年CA最佳论文三等奖
单片机设计时钟
- 单片机设计时钟 第七讲 MSP430F449时钟和小车系统制作
dsp
- 由于微电子技术的高速发展,由IC芯片构成的数字电子系统朝着规模大、体积小、速度快的方向飞速发展,而且发展速度越来越快。新器件的应用导致现代EDA设计的电路布局密度大,而且信号的频率也很高,随着高速器件的使用,高速DSP(数字信号处理) 系统设计会越来越多,处理高速DSP应用系统中的信号问题成为设计的重要问题,在这种设计中,其特点是系统数据速率、时钟速率和电路密集度都在不断增加,其PCB印制板的设计表现出与低速设计截然不同的行为特点,即出现信号完整性问题、干扰加重问题、电磁兼容性问题等等。-err
33-design-graduate
- 33个毕业设计——单片机类(水箱单片机控制系统 数字密码锁设计 电子时钟 基于GSM短信模块的家庭防盗报警系统……)-33 graduate design- single-chip type (single-chip control system tank locks Designed figure Electronics clock module based on GSM message home burglar alarm system ... ...)
dpj
- 单片机控制交通灯设计 十字路口车辆穿梭,行人熙攘,车行车道,人行人道,有条不紊。那么靠什么来实现这井然秩序呢?靠的是交通信号灯的自动指挥系统。交通信号灯控制方式很多。本设计主要分为五大模块输入控制电路、时钟控制电路、片内外程序切换控制、显示电路。以MSC-51系列单片机IntelAT89C51为中心器件来设计交通灯控制器,实现了AT89C51芯片的P0口设置红、绿灯、黄灯燃亮时间的功能;为了系统稳定可靠采用了74LS14施密特触发器芯片的消抖电路,避免了系统因输入信号抖动产生误操作;显示时间
FPGA_clock_design
- 无论是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上述四种时钟类型的任意组合。-fpga clock design.
A_method_based_on_Leo_satellite_communications_tim
- 摘 要:定时恢复是数字接收机中的关键技术,基于某特定LEO低轨卫星通信系统应用,重点研究了异步时钟采 样恢复法的工作原理,提出了一种改进的Gardner定时误差检测算法,给出了整个定时环路的具体实现方案,并针对其 性能进行了分析。仿真结果表明,在大多普勒加速度的卫星信道环境下,该方案能够满足系统设计的要求,且实现结 构简单、优化,可大幅降低算法复杂度,在较高信噪比的情况下,具有更加优化的性能。 -Abstract: The timing recovery is a key tec
clock
- 本文主要介绍了一个基于RMI (Remote Method Invocation)机制的分布式时钟系统的设计过程。首先分别介绍了RMI和分布式系统的基本原理,然后根据实验要求完成系统设计。主要是实现了能够在不同机器上显示和更新当前的时间,并且在开发和运行时能消除客户端与服务器端的紧耦合性。-This paper mainly introduces a design process of a distributed clock system based on RMI (Remote Method
cc
- 计算器是我们生活中常用的工具,本文中我们将看到C语言在计算器程序中的应用并实现简单初步的计算。程序的编写基础是Tubro C2.0,它在tubro c的原有基础上实现了多汉字的支持方便了我们的使用。生成的程序可移植性强兼容性好。现在实现了加、减、乘、除、求幂、求模,求平方根,求Sin,求Cos,求Log10,以及一个时钟原代码。这个系统是基于软件发展的生命周期来研制的,它可以直接输入数学表达式,不需要任何转换,就可以直接输出数学四则运算的结果。本文主要介绍了程序的开发背景,开发的过程和所要完成
AT89C51_clock-system
- 基于89C51单片机的汇编程序设计,同时利用ZLG7290B和PCF8563T实现的时钟系统设计方案,包括完整的汇编程序-89C51 microcontroller based assembler design, while leveraging ZLG7290B and PCF8563T achieve clock system design, including complete assembler
wendang
- 关于红外报警系统设计和时钟fpga设计、AT89C51单片机介绍和红外传感器论文-Design of infrared alarm system and clock FPGA design, AT89C51 microcontroller and infrared sensor
based-on-Freescale-S12X-MCUChap11
- 不是精品我不发 苏州大学资源-嵌入式系统设计实战 基于飞思卡尔S12X微控制器课件 第11章 主要内容:第11章 系统时钟与其它功能模块 -I do not fine hair Suzhou University Resources- Embedded System Design combat- based on Freescale S12X microcontroller courseware Chapter 11 Contents: Chapter 11 system c
4.实验四 硬件综合实验
- 实验目的: 熟悉ISE8.2开发环境,掌握工程的生成方法; 熟悉SEED-XDTK_V4实验环境; 了解LCD的HDL实现; 了解Memory模块的使用。 实验内容: FPGA的memory模块的生成及例化; 系统时钟设计; LCD点亮。(Experimental purpose: Familiar with ISE8.2 development environment, master the method of Engineering generation;
18.基于2.4GHz的数字基带系统设计与实现
- 首先设计了 2.4GHz 数字基带系统的架构,该架构包括模拟前端、数字 基带、寄存器、协议处理和 I/O 等模块,其中,数字基带模块由发送子系统和接收 子系统构成。基于该架构,使用 Verilog HDL (hardware descr iption language,硬件 描述语言)设计了数字基带发送子系统,该发送子系统由 PPDU、symbol-to-chip、 chip-to-precode、 CRC 和白化五个模块组成,采用 symbol-to-chip 和 chip-to-pr
ASK
- 设计一个简易数字信号ASK调制系统。系统数字基带信号V1为m序列伪随机信号,载波信号V2为正弦波周期信号,V3为V1经二进制幅移键控调制后的输出。系统输入为CLOCK和RESET信号,CLOCK是系统时钟信号,上升沿触发。RESET为系统异步复位信号,高有效。(A simple digital signal ASK modulation system is designed. The system digital baseband signal V1 is m sequence pseudo r