搜索资源列表
Linux.OS
- 本文会介绍如何在兼容ARM V4指令集的32位RISC处理器(FA526)所构建的SoC平台上(即FIE8100),运用智原科技所提供的FA526-Linux开发包通过armboot装载Linux操作系统。使开发人员可以在基于FIE8100 SoC的仿真平台-MediaCreative!上进行二次开发和验证设计。-This paper will explain how the ARM V4 compatible instruction set of 32-bit RISC processor (
TR_1342
- simplescaler(RISC处理器仿真分析程序)设计文档。注:英文文档
ARM
- 作为一种16/32 位的高性能、低成本、低功耗的嵌入式RISC 微处理器,ARM 微处理器 目前已经成为应用最为广泛的嵌入式微处理器。 本书在全面介绍ARM 处理器的体系结构、编程模型、指令系统和开发工具的同时,以 Samsung 公司的一款基于以太网系统的ARM 处理器-S3C4510B 为核心,详细讲解系统的 设计、调试,以及相关的软件设计和嵌入式操作系统的移植过程。通过阅读本书,可以使具 备一定的系统设计能力的读者全面掌握开发
S3C44B0X中文技术文档
- 介 绍 三星的S3C44B0X 16/32位RISC处理器被设计来为手持设备等提供一个低成本高性能的方案。 S3C44B0X提供以下配置:2.5V ARM7TDMI 内核带有8Kcache ;可选的internal SRAM;LCD Controller(最大支持256色STN,使用LCD专用DMA);2-ch UART with handshake(IrDA1.0, 16-byte FIFO) / 1-ch SIO; 2-ch gener
dkljfkjls
- RISC处理器设计.ppt RISC处理器设计.ppt RISC处理器设计.ppt-RISC processor design. PptRISC processor design. PptRISC processor design. PptRISC processor design. PptRISC processor design. Ppt
risc32
- VHDL设计实例与仿真中的32位risc代码,经仿真确定可以通过-VHDL design and simulation of the 32-bit risc code, as determined by simulation
32RISC
- 32位risc设计过程步骤讲解,非常专业,希望对大家有帮助!-32 steps to explain the design process risc, very professional, we want to help!
cpudesign
- Risc 32位CPU设计方法,由牛人主讲,可以好好学习-Risc 32 Wei CPU design methodology, from the cattle were speakers, you can learn
CPU
- 我是2014级复旦的研究生。这是一个8位的CPU设计VHDL实现。本CPU基于RISC架构,实现了cpu的基本功能如:加减乘除运算,跳转等。此外,里面有一个17位的ROM区,是存储指令的。你可以写出一段17位的指令代码,并放入ROM区,该CPU即可自动运行出结果。压缩包里是源代码和我们当时的设计要求。本源代码的最后调试时在地址0 17是放入的斐波纳契数字(Fibonacci Numbers)指令。通过modelsim仿真即可看到结果。-I am a 2014 graduate of Fudan
riscacisc
- RISC 和CISC 是目前设计制造微处理器的两种典型技术,虽然它们都是试图在体系结构、操作运行、软件硬件、编译时间和运行时间等诸多因素中做出某种平衡,以求达到高效的目的-RISC and CISC is the design and manufacture of two typical microprocessor technology, although they are trying to make some kind of balance in the architecture, op