CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - uart 收发

搜索资源列表

  1. CSM100

    0下载:
  2. CSM100 是集成微处理器、 CAN-bus 控制 器、CAN-bus收发器、DC/DC 模块、高速光 电隔离于一体的嵌入式 CAN转 UART 芯片。 该产品可以很方便地嵌入到具有 UART 接口的设备中, 在不需改变原有硬件结构的 前提下使设备获得 CAN-bus 通讯接口, 实现 具有 UART 设备和 CAN-bus 网络之间的数据 通讯。其中 UART 通道支持多种波特率,范 围在:600-115200bps 之间可选,CAN-bus 支持 5–1
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:21569
    • 提供者:aaaa
  1. 基于FPGA的UART设计与实现

    1下载:
  2. 基于FPGA的UART设计与实现.本文采用EDA技术对通用异步收发器的设计。 本设计采用的是可编程逻辑器件FPGA实现UART的功能,将FPGA的核心功能集成到FPGA上。
  3. 所属分类:文档资料

    • 发布日期:2010-12-13
    • 文件大小:174904
    • 提供者:manpeng
  1. vectors

    0下载:
  2. 日本富士通的通用异步收发器(UART)的中断程序-Japan' s Fujitsu Universal Asynchronous Receiver Transmitter (UART) interrupt program
  3. 所属分类:software engineering

    • 发布日期:2017-04-04
    • 文件大小:1816
    • 提供者:liuxy204
  1. FPGA_UART

    0下载:
  2. 介绍了UART的基本特点,提出了一种UART收发器的FPGA实现方法,实现了FPGA与其他数字系统的直接通信,测试结果表明用该UART模块实现的串行通信高速、稳定、可靠.-Describes the basic characteristics of UART presents a UART transceiver FPGA implementations to achieve the FPGA and other digital systems, direct communication, te
  3. 所属分类:Project Design

    • 发布日期:2017-04-05
    • 文件大小:220453
    • 提供者:jalon
  1. sedaa

    0下载:
  2. UART的全称是通用异步收发器(Universal Asynchronous Receiver/Transmitter),是实现设备之间低速数据通信的标准协议。“异步”指不需要额外的时钟线进行数据的同步传输,是一种串行总线接口,只需占用两根线就可以完成数据的收发(一根接收数据,一根发送数据),常用的标准通信波特率有9600bps、115200bps等。-UART stands for Universal Asynchronous Receiver Transmitter (Universal A
  3. 所属分类:Software Testing

    • 发布日期:2017-11-06
    • 文件大小:1174173
    • 提供者:火影
  1. verilog-uart

    1下载:
  2. UART(Universal Asynchronous Receiver Transmitter,通用异步收发器)是广泛使用的异步串行数据通信协议。下面首先介绍UART硬件接口及电平转换电路,分析UART的传输时序并利用Verilog HDL语言进行建模与仿真,最后通过开发板与PC相连进行RS-232通信来测试UART收发器的正确性。-UART (Universal Asynchronous Receiver Transmitter, Universal Asynchronous Receive
  3. 所属分类:Software Testing

    • 发布日期:2016-11-15
    • 文件大小:117760
    • 提供者:李科
  1. 基于FPGA的串口通信系统

    0下载:
  2. 该设计是基于 FPGA 的串口通信系统模拟仿真,通过对 RS-232 串行总线 接口的设计,掌握发送与接收电路的基本思路,并进行串口通信。采用 Verilog HDL 语言对 UART 波特率产生模块、数据发送模块、接收模块进行硬件描述, 再将其整合为一个 RS-232 收发模块,最终在顶层模块中将两个 RS-232 模块例 化,实现两块 FPGA 芯片全双工通信的设计。(Design of serial communication system based on FPGA)
  3. 所属分类:文章/文档

    • 发布日期:2017-12-19
    • 文件大小:578560
    • 提供者:小可大本
搜珍网 www.dssz.com