CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 软件工程 搜索资源 - 数字时钟设计

搜索资源列表

  1. 4

    0下载:
  2. 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:835846
    • 提供者:beidouqixing
  1. Myshizhong

    0下载:
  2. 多功能数字时钟设计方案及电路图,以及必要分析-Multi-functional digital clock and circuit design, as well as the need to analyze the
  3. 所属分类:Project Design

    • 发布日期:2017-04-02
    • 文件大小:4143
    • 提供者:生命之碑
  1. dsp

    0下载:
  2. 由于微电子技术的高速发展,由IC芯片构成的数字电子系统朝着规模大、体积小、速度快的方向飞速发展,而且发展速度越来越快。新器件的应用导致现代EDA设计的电路布局密度大,而且信号的频率也很高,随着高速器件的使用,高速DSP(数字信号处理) 系统设计会越来越多,处理高速DSP应用系统中的信号问题成为设计的重要问题,在这种设计中,其特点是系统数据速率、时钟速率和电路密集度都在不断增加,其PCB印制板的设计表现出与低速设计截然不同的行为特点,即出现信号完整性问题、干扰加重问题、电磁兼容性问题等等。-err
  3. 所属分类:software engineering

    • 发布日期:2017-04-06
    • 文件大小:7155
    • 提供者:王建伟
  1. 33-design-graduate

    0下载:
  2. 33个毕业设计——单片机类(水箱单片机控制系统 数字密码锁设计 电子时钟 基于GSM短信模块的家庭防盗报警系统……)-33 graduate design- single-chip type (single-chip control system tank locks Designed figure Electronics clock module based on GSM message home burglar alarm system ... ...)
  3. 所属分类:Project Design

    • 发布日期:2017-05-25
    • 文件大小:8672326
    • 提供者:王辉
  1. shuzishizhong

    0下载:
  2. 数字时钟设计实现的功能 1. 可以显示十、分、秒,可以预置时间 2. 秒、分、时各位满十进一,秒、分满六十向前进一 3. 以六位LED数码管显示时、分、秒,时为24进制 -Digital clock features a design implementation. Can display 10, minutes, seconds, you can preset the time 2. Seconds, minutes, when you enter a full 10, sec
  3. 所属分类:Project Design

    • 发布日期:2017-03-28
    • 文件大小:9920
    • 提供者:shenxiaoxia
  1. DS1302design

    0下载:
  2. 基于DS1302数字时钟电路的设计,论文设计文档-Based on the DS1302 digital clock circuit design
  3. 所属分类:Project Design

    • 发布日期:2017-04-07
    • 文件大小:512879
    • 提供者:寂寞紫枫
  1. A_method_based_on_Leo_satellite_communications_tim

    1下载:
  2. 摘 要:定时恢复是数字接收机中的关键技术,基于某特定LEO低轨卫星通信系统应用,重点研究了异步时钟采 样恢复法的工作原理,提出了一种改进的Gardner定时误差检测算法,给出了整个定时环路的具体实现方案,并针对其 性能进行了分析。仿真结果表明,在大多普勒加速度的卫星信道环境下,该方案能够满足系统设计的要求,且实现结 构简单、优化,可大幅降低算法复杂度,在较高信噪比的情况下,具有更加优化的性能。 -Abstract: The timing recovery is a key tec
  3. 所属分类:Project Design

    • 发布日期:2017-03-29
    • 文件大小:408044
    • 提供者:longx
  1. Clocking-in-Modern-VLSI-Systems

    0下载:
  2. 关于数字vlsi集成电路的时钟设计问题,时钟对vlsi的重要性大家都明白的。-The clock on the digital vlsi integrated circuit design, the clock on the importance of vlsi all understand.
  3. 所属分类:software engineering

    • 发布日期:2017-05-24
    • 文件大小:8310808
    • 提供者:李明
  1. digital-system-clocking

    0下载:
  2. 关于数字vlsi集成电路的时钟设计问题,时钟对vlsi的重要性大家都明白的。-The clock on the digital vlsi integrated circuit design, the clock on the importance of vlsi all understand.
  3. 所属分类:software engineering

    • 发布日期:2017-05-29
    • 文件大小:12273998
    • 提供者:李明
  1. C51-Clock

    0下载:
  2. 本设计的数字时钟利用 51 单片机作为核心芯片,辅以按键、蜂鸣器和LED显示器,以实现具有计时、校时、闹钟设定等功能。利用单片机实现的数字时钟具有编程灵活,便于功能的扩充等优点。-51 single-chip digital clock in this design as the core chip, combined with the buttons, buzzer and LED display, in order to achieve timing, timing, alarm setti
  3. 所属分类:software engineering

    • 发布日期:2017-03-29
    • 文件大小:8775
    • 提供者:li
  1. C51-Digital-Clock

    0下载:
  2. 本设计的数字时钟利用 51 单片机作为核心芯片,辅以按键、蜂鸣器和LED显示器,以实现具有计时、校时、闹钟设定等功能。利用单片机实现的数字时钟具有编程灵活,便于功能的扩充等优点。-51 single-chip digital clock in this design as the core chip, combined with the buttons, buzzer and LED display, in order to achieve timing, timing, alarm sett
  3. 所属分类:software engineering

    • 发布日期:2017-04-06
    • 文件大小:8791
    • 提供者:li
  1. 51digital-clock

    0下载:
  2. 基于51单片机的数字时钟的设计,晶振实现秒的控制-Based on the design of the 51 single-chip digital clock, crystal seconds control
  3. 所属分类:software engineering

    • 发布日期:2017-04-14
    • 文件大小:5667
    • 提供者:wangye
  1. rev2

    0下载:
  2. 为达到干涉合成孔径声纳系统对信号源的特殊要求,提出了一种基于SOPC技术的FPGA实现方法,该信号源一方面提供给发射机模拟信号,还给回波信号采集系统提供时钟和同步信号以保证信号系统时间一致性,同时还给接收机的时变增益信号实现对回波信号衰减的补偿 另一方面还实时采集并传输声纳系统在水下的运动姿态、深度、压力等信息 经过湖试和海试,该信号源系统完成了模拟信号和数字信号各项指标的测试,满足设计要求。-To reach the special requirements interferometric s
  3. 所属分类:Project Design

    • 发布日期:2017-03-30
    • 文件大小:489720
    • 提供者:cooldog
  1. AVR单片机数字时钟

    0下载:
  2. 06通本_数字时钟.doc 以AVR的Atmega16单片机作为主控制器件,使用BASCOM-AVR语言编程,设计并制作一个能实际使用、功能完善、界面友好的电子时钟,带时钟更改和闹钟设置功能。
  3. 所属分类:软件工程

    • 发布日期:2013-05-28
    • 文件大小:303616
    • 提供者:coolhandy
  1. Multisim

    0下载:
  2. 数字电路课程设计 数字时钟仿真 元件及连线清晰 经亲自验证仿真正确 特此截图 可供参考-Digital circuit design courses digital clock simulation components and connections personally verified through simulation clearly correct reference is hereby shots available
  3. 所属分类:Project Design

    • 发布日期:2017-04-01
    • 文件大小:157157
    • 提供者:曹润中
  1. aaa

    0下载:
  2. 一种全数字时钟数据恢复电路的设计与实现,提出一种改进型超前滞后锁相环法的全数字时钟恢复算法,与同类电路比较,具有数据码率捕获范围宽、捕获时间短的优点。-Clock Date Recovery(CDR)circuit is a important part of data transmission equipment.For the burst data transmission,the traditional phase—lock loop can hardly achieve the re
  3. 所属分类:Project Design

    • 发布日期:2017-04-25
    • 文件大小:243313
    • 提供者:赵杰
  1. 123

    0下载:
  2. 1、 等精度数字频率/相位测试仪是电子通信电路测试设计常需要的一种工具。设计的指标包括,测量频率的范围:(0.1Hz-100MHz),测量精度:測频全域不大于百万分之一。具有脉宽测试功能,相位测试功能。系统的组成框图如下所示,TCLK为待测的信号,BCLK为系统的时钟。其主控制结构如图測频原理所示,采用高速的系统时钟BCLK对待测信号时钟TCLK进行计数,然后计算出一个周期的平均值,最后输出高8位数据。-1, and other precision digital frequency/phase
  3. 所属分类:Software Testing

    • 发布日期:2017-04-13
    • 文件大小:1784
    • 提供者:yelei
  1. danpianjidianyabiaolunwen

    0下载:
  2. 本报告介绍了基于AT89S52单片机为核心的、以AD0809数模转换芯片采样、以1602液晶屏显示的具有电压测量功能的具有一定精度的数字电压表。在实现基础功能要求之上扩展了串口通讯、时钟功能、高压报警、短路测试、电阻测量、交流电压峰峰值和周期测试等功能,使系统达到了良好的设计效果和要求。- This report describes on AT89S52 microcontroller as the core, to AD0809 DAC chip sampling, digital vol
  3. 所属分类:Project Design

    • 发布日期:2017-04-28
    • 文件大小:146887
    • 提供者:许家硕
  1. CLOCK

    0下载:
  2. 数字时钟,是控制台程序,没有进行MFC设计;-Digital clock, is a console program, no MFC design
  3. 所属分类:software engineering

    • 发布日期:2017-04-13
    • 文件大小:1917
    • 提供者:任生
搜珍网 www.dssz.com