搜索资源列表
234
- 在接收信号的数字化、软化的实现中,数字下变频起着重要的作用。本文首先介绍了数字下 变频的组成结构,然后详细分析了数字下变频的工作原理,描述了在实现数字下变频时,设计方案所 采用的高效滤波器———CIC 滤波器和多相抽取滤波器的结构和原理。最后,用通过Simulink 对数字 下变频的性能进行了仿真。在仿真的基础上使用Insight 公司的FPGA 开发系统,用测试电路实测了 数字下变频的性
Automatic_elevator_control_circuit
- 设计一个四层楼房全自动电梯控制电路,每层电梯入口设有上下请示开关各一个 VHDL语言 已测试
shuzhizhong_kechengsheji
- 中南大学数字电子技术课程设计--数字钟的设计 一.设计目的 1. 进一步掌握各芯片的逻辑功能及使用方法。 2. 进一步掌握数字钟的设计方法和和计数器相互级联的方法。 3. 进一步掌握数字系统的设计和数字系统功能的测试方法。 4. 进一步掌握数字系统的制作和布线方法。 二.设计要求 1.设计指标 数字钟具有显示时、分、秒的功能; 有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 计时过程具有
shuzipinlvji
- 基于AT89C51+MAX7219的频率计 附带proteus仿真电路图 实际硬件电路测试通过,大家可以
WaveformGenerator
- 波形发生器设计与总结报告 摘 要:本设计是基于信号发生芯片MAX038的多功能波形发生器。由MAX038、D\A转换,MAX414运算放大器、LCD12864显示、单片机以及外围电路构成的多波形发生器。利用MAX038产生正弦波、三角波、锯齿波、方波的波形,单片机通过D\A转换对MAX038的控制,从而实现频率和占空比的步进调控,在1Hz~2.4MHz内产生任意正弦波、三角波、锯齿波和方波。 采用MAX414和TLC549构成信号放大采样电路,用液晶模块LCD12864可实现实时显示波
74161
- 计数器74161功能测试电路状态机程序。该程序是功能测试电路的核心。-Counter 74161 functional test circuit state machine procedures. The program is the core of functional test circuit.
ADC0804_DIS1602
- 自动测量多点线路电压,自动判断电压值确定电路是否短路,测试不通过发出报警信息,测试通过自动启动PCBA上电并加载COLD程序,液晶显示器上自动显示相关信息.-Automatic measurement of multi-point line voltage, automatic voltage value judgments to determine whether the short circuit test is not by sending alarm information, the t
IC_test
- 模拟集成电路测试仪 设计 说明 方案 数据 处理 条件-analoge integride cicurt test sdgfdgdfg dfdgfgfdg fds df s df fg fd dfg wer r gtrg gtrhg gdrfg
c682b1025e92060387a50101848500dc
- 数字信号调制电路、解调电路的设计和对数字信号数字调制无线传输的测试-Digital systems, easy integration, small size, light weight
simplex_wireless_calling_system
- 单工无线呼叫系统分发射和接收两大部分。发射部分采用锁相环式频率合成器技术, MC145152和MC12022芯片组成锁相环,将载波频率精确锁定在35MHz,输出载波的稳定度达到4×10-5,准确度达到3×10-5,由变容二极管V149和集成压控振荡器芯片MC1648实现对载波的调频调制;末级功放选用三极管2SC1970,使其工作在丙类放大状态,提高了放大器的效率,输出功率达到设计要求。接收部分以超大规模AM/FM立体声收音集成芯片CXA1238S为主体,灵敏度、镜像抑制、信噪比等各项性能指标均达
VerilogHDL_tuxiang
- 介绍一种用于卫星姿态测量的CMOS图像敏感器--STAR250的时序驱动信号,并使用Verilog HDL语言设计驱动时序电路。经布线、仿真、测试后验证了驱动信号的正确性。 -Introduce a measurement for the satellite attitude CMOS image sensor- STAR250 timing drive signals, and use the Verilog HDL language design-driven sequential circ
pwm
- 整个系统以CPLD为核心逻辑控制器件,配以外围测试及试验电路:显示、时钟信号产生电路、蜂鸣器电路和ByteBlaster的数据变换电路,构成正负脉宽数控调制信号发生器。基于CPLD逻辑控制器件构成的正负脉宽数控调制信号发生器是一个单片系统,整个PWM信号控制所需的各种功能都可由CPLD来实现。-The entire system to the core logic control CPLD devices, together with the external test and the test
FPGA
- FPGA电路测试及故障分析(包括调试的方案-FPGA电路测试及故障分析ppt格式包括调试的方案
system
- 虚拟仪器16位稳态电流LED驱动电路测试系统-Steady-state current 16-bit virtual instrument LED driver circuit test system
346
- 一种组合电路内建自测试的改进方法A built-in self test combinational circuits Improvement-A built-in self test combinational circuits Improvement
jsq
- 一份关于倒计时电路的详细实验报告 其中包含仿真和测试以及工作原理 没有使用单片机 仅仅为纯数电-A countdown circuit on the lab report includes a detailed simulation and testing, and works not only for the pure use of single chip digital circuit
STC
- 以热释电红外探测器、光亮度及声控传感器做为照明区域的感知器件,进行信号采集,将采集信号通过转换电 路转换后传到STC12C5628AD 单片机,经单片机处理后的控制信号控制驱动电路。根据AC LED 电路的特点,驱动电 路以双向可控硅做为核心器件进行设计,系统可实现AC LED 照明的智能开启及亮度调节。经实际电路测试,电路工 作稳定可靠,达到了设计要求。-Pyroelectric infrared detectors, brightness and voice sensor as
1602ceshi
- 1602基本电路测试,已经写成模块了,方便初学者直接调用,方便使用-the examination of lcd1602
123
- 1、 等精度数字频率/相位测试仪是电子通信电路测试设计常需要的一种工具。设计的指标包括,测量频率的范围:(0.1Hz-100MHz),测量精度:測频全域不大于百万分之一。具有脉宽测试功能,相位测试功能。系统的组成框图如下所示,TCLK为待测的信号,BCLK为系统的时钟。其主控制结构如图測频原理所示,采用高速的系统时钟BCLK对待测信号时钟TCLK进行计数,然后计算出一个周期的平均值,最后输出高8位数据。-1, and other precision digital frequency/phase
电路测试设计
- 通过单片机测试TTL,cmos电子器件种类的电路图(Test the circuit diagram of TTL and CMOS electronic device through single chip microcomputer)