搜索资源列表
FPGAleida.files
- 脉冲压缩技术是指对雷达发射的宽脉冲信号进行调制(如线性调频、非线性调频、相位编码),并在接收端对回波宽脉冲信号进行脉冲压缩处理后得到窄脉冲的实现过程。脉冲压缩有效地解决了雷达作用距离与距离分辨率之间的矛盾,可以在保证雷达在一定作用距离下提高距离分辨率。 -pulse compression technology refers to the launch of the radar pulse width modulation (LFM. Nonlinear FM, phase coding)
simplex_wireless_calling_system
- 单工无线呼叫系统分发射和接收两大部分。发射部分采用锁相环式频率合成器技术, MC145152和MC12022芯片组成锁相环,将载波频率精确锁定在35MHz,输出载波的稳定度达到4×10-5,准确度达到3×10-5,由变容二极管V149和集成压控振荡器芯片MC1648实现对载波的调频调制;末级功放选用三极管2SC1970,使其工作在丙类放大状态,提高了放大器的效率,输出功率达到设计要求。接收部分以超大规模AM/FM立体声收音集成芯片CXA1238S为主体,灵敏度、镜像抑制、信噪比等各项性能指标均达
FMtransmitterandFMreceiver
- 本文档是调频发射机与调频接收机的设计报告。介绍了调频无线通信系统的原理计算、性能指标、设计方案、调试过程等内容,是通信基本电路实验的系统性总结。该系统分为发射机和接收机两部分。调频发射机由振荡级,缓冲级,功放级组成,级联并采用变容二极管部分接入电路的方法进行直接调频。调频接收机为以SONY公司的CXA1619BM/BS芯片为核心元件的电路。本系统可实现5~10米内调频数据、语音通信功能。-This document is the design report of a FM transmitter
DDS-FM-FPGA
- DDS介绍,FM信号发生器的设计!基于DDS技术的FM信号发生器的设计及其FPGA实现-DDS introduced, FM Signal Generator! FM signal based on DDS technology and FPGA Implementation Generator
111
- 用GAL16V8设计可变长度序列信号发生器,在掌握伪随机序列性质的基础上,设计给定长度的伪随机序列信号发生器,也即设计给定n后(n为移位寄存器的级数)最长线性反馈移位寄存器序列。并在给定n产生的最长序列的基础上,截短出课题给出的序列长度,并用FM软件对可编程器件GAL16V8进行编程,以实现长度不同的序列信号发生器。-GAL16V8 design variable-length sequence signal generator based on the master pseudo-random
1111
- 包括AM,DSB,SSB,LSB,FM,AM-FM等,实现后,显示时域波形和功率谱密度-including AM, DSB, SSB, LSB, FM, AM-FM, etc., we can show the time-domain waveform and power spectral density
Chepstow-keying-orthogonality
- 对不同调频周期数 不同时间带宽积和不同调 频 极 性 等 多 种 组 合 情况下的 信号正交性进行了分析 发现通过不同调制参数的灵活组合可以实现 信号正交调制 -Analysis found that is orthogonal to the signal in the case of the variety of combinations of different FM number of cycles of the different time-bandwidth product and d
FM
- 基于单片机的智能小车的控制系统,能够实现远程操作,实时监测数据。-MCU-based intelligent car control system capable of remote operation, real-time monitoring data.
11-07-11
- AD9910实现脉冲内线性调频信号,仅供参考-AD9910 to achieve linear FM pulse signal, for reference only
STM32-FM-
- 基于stm32奋斗开发板的实验例程,可以实现收音的功能,收到当地的FM电台。 -stm32 FM
74hc4046
- 本设计根据锁相环原理,通过两片CD4046搭接基本电路来实现FM调制/解调电路的设计,将调制电路的输出信号作为解调电路的输入信号,最终实现信号的调制解调。原理分析,我们得到的载波信号的电压 大于3V,最大频率偏移 5KHz,解调电路输出的FM调制信号的电压 大于200mV可以看出我们的具体设计符合设计指-The design phase locked loop principle, by two overlapping basic circuit to achieve CD4046 FM mod