CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 环路带宽

搜索资源列表

  1. PLL_System_Sim_for_matlab

    0下载:
  2. 仿真锁相环系统,可以仿真锁定时间。不同的环路带宽对系统的非理想特性!-PLL simulation system that can lock simulation time. Different loop bandwidth of the system of non-ideal characteristics!
  3. 所属分类:图形图象

    • 发布日期:2008-10-13
    • 文件大小:367031
    • 提供者:韩富强
  1. VOIPTechnology

    0下载:
  2. 本书描述了因特网和IP的主要特征,包括包丢失和时延抖动,并让读者了解数字信号处理器(DSP)和语音编码器在VoIP中所扮演的角色。本书还为读者讲述了如何通过ISDN、xDSL、HFC本地环路或其他途径建立与业务提供商之间的通路,以及目前主要的IP电话协议。本书的覆盖范围包括:VoIP的全面解决方案;VoIP网关和网闸的作用;7号信令(SS7)和IP、H.323的网间互通;支持VoIP组播的协议(IGMP和MBONE),带宽预留协议(RSVP、RTP、RTCP)及安全业务。本书是一本中、高级教科书
  3. 所属分类:Internet/网络编程

    • 发布日期:2008-10-13
    • 文件大小:15643626
    • 提供者:李步遴
  1. Designintelligentcarriertrackingloopbasedonsoftwar

    0下载:
  2. 在软件接收机的基础上,利用鉴频器辅助鉴相器的输出,引入一个模糊逻辑控制器,使得环路能够智能跟踪信号的动态变化.实验结果证明所提出的设计方法与传统环路相比可大幅度缩短跟踪时间,减小环路滤波器带宽,并能消除周跳.
  3. 所属分类:人工智能/神经网络/遗传算法

    • 发布日期:2008-10-13
    • 文件大小:344762
    • 提供者:何宁
  1. shuzisuoxiang

    0下载:
  2. 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。-Digital phase-locked loop (DPLL) technology in digital communications, radio electronics, and many other fields has been extremely wide range of
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:1039
    • 提供者:hellen
  1. TheStudyofSimulationforTracingSatelliteDopplerShif

    0下载:
  2. 。利用理想二阶锁相环构造了三阶 环,对其捕获带宽、时间响应特性、稳定性和误差响应特性进行了仿真研究,分析了三阶环的参数选择 原则和跟踪卫星多普勒频偏的能力,并给出了环路滤波器的数字实现框图-. Ideal second-order phase-locked loop constructed using the third-order loop, its capture bandwidth, time response, stability and response characteris
  3. 所属分类:Applications

    • 发布日期:2017-04-03
    • 文件大小:187873
    • 提供者:herui
  1. Noise-on-the-PLL-loop-bandwidth

    0下载:
  2. 一篇介绍的比较详细的关于锁相环噪声与环路带宽的文档-Noise on the PLL loop bandwidth of the document
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-24
    • 文件大小:224906
    • 提供者:肖飞
  1. CDR_NTF

    0下载:
  2. 从数字电路角度,分析PI(比例和积分)环路滤波电路所组成的闭环控制环路的传输函数以及误差传输函数的形状,从中可以看书环路的peaking,3db带宽以及稳定性等性能-From the perspective of digital circuits, analyze the PI(propotional & integral) loop filter s closed-loop transfer function as well as the error transfer function, fr
  3. 所属分类:matlab

    • 发布日期:2017-04-05
    • 文件大小:697
    • 提供者:
  1. WinADSL

    0下载:
  2. WINADSL例子 ADSL (Asymmetric Digital Subscriber Line ,非对称数字用户环路)是一种新的数据传输方式。它因为上行和下行带宽不对称,因此称为非对称数字用户线环路。它采用频分复用技术把普通的电话线分成了电话、上行和下行三个相对独立的信道,从而避免了相互之间的干扰。即使边打电话边上网,也不会发生上网速率和通话质量下降的情况。通常ADSL在不影响正常电话通信的情况下可以提供最高3.5Mbps的上行速度和最高24Mbps的下行速度。-ADSL (As
  3. 所属分类:AI-NN-PR

    • 发布日期:2017-04-04
    • 文件大小:27996
    • 提供者:ice
  1. qpsk_demod_use_FPGA

    2下载:
  2. 根据软件无线电的思想,提出了一种新颖的数字信号处理算法,对QPSK信号的相位进行数字化处理,从而实现对QPSK信号的解调.该算法允许收发两端载波存在频差,用数字锁相实现收发端载波的同步,在频偏较大的情况下,估算频偏的大小,自适应设置环路的带宽,实现较短的捕获时间和较好的信噪性能。整个设计基于XILINX公司的ISE开发平台,并用Virtex-II系列FPGA实现。用FPGA实现调制解调器具有体积小、功耗低、集成度高、可软件升级、扰干扰能力强的特点,符合未来通信技术发展的方向。-According
  3. 所属分类:VHDL编程

    • 发布日期:2014-01-08
    • 文件大小:64716
    • 提供者:马文
  1. ADSL

    0下载:
  2. ADSL (Asymmetric Digital Subscriber Line ,非对称数字用户环路)是一种新的数据传输方式。它因为上行和下行带宽不对称,因此称为非对称数字用户-ADSL (Asymmetric Digital Subscriber Line Asymmetric Digital Subscriber Loop) is a new way of data transmission. It uplink and downlink bandwidth asymmetry, know
  3. 所属分类:Communication

    • 发布日期:2017-11-19
    • 文件大小:2008490
    • 提供者:金本网络
  1. 1

    0下载:
  2. 超紧耦合是 GPS/INS 组合导航系统的最新研究方向,它采用 INS 测得的载体动态信息辅助 GPS 接收机跟踪环 路,消除卫星信号中由于载体与卫星之间相对运动所产生的频率偏移,提高接收机在高动态环境下载波跟踪性能,同时还 可以压缩带宽,有效增强接收机抗干扰性能。介绍 GPS/INS 超紧耦合技术,给出 INS 辅助 GPS 载波跟踪环路结构图和相应 的数学模型,分析 INS 辅助 GPS 跟踪环路在动态环境下的动态残留及其对环路相位误差的影响,并进行了模型仿真,最后 对仿真结
  3. 所属分类:Development Research

    • 发布日期:2017-11-11
    • 文件大小:197240
    • 提供者:LeeYJ
  1. DPLL_Stability_ConstantBW

    1下载:
  2. matlab代码:计算数字锁相环中数字滤波器的参数,满足稳定性和环路带宽要求。-matlab code: calculate the parameters of DLF in DPLL to meet the specific loop bandwidth and stability.
  3. 所属分类:matlab

    • 发布日期:2017-04-13
    • 文件大小:1659
    • 提供者:Leozhang
  1. fystem

    0下载:
  2. 仿真锁相环系统,可以仿真锁定时间,不同的环路带宽对系统的非理想特性!-Phase-locked loop simulation system, simulation can lock time, different loop bandwidth non-ideal characteristics of the system.
  3. 所属分类:matlab

    • 发布日期:2017-12-12
    • 文件大小:365846
    • 提供者:ained
  1. systemrifferenttime

    0下载:
  2. 仿真锁相环系统,可以仿真锁定时间,不同的环路带宽对系统的非理想特性!-Phase-locked loop simulation system, simulation can lock time, different loop bandwidth non-ideal characteristics of the system.
  3. 所属分类:Windows Develop

    • 发布日期:2017-12-14
    • 文件大小:365568
    • 提供者:Clure
  1. tyrhmbl

    0下载:
  2. 仿真锁相环系统,可以仿真锁定时间,不同的环路带宽对系统的非理想特性!-Phase-locked loop simulation system, simulation can lock time, different loop bandwidth non-ideal characteristics of the system.
  3. 所属分类:Windows Develop

    • 发布日期:2017-12-15
    • 文件大小:365568
    • 提供者:Clure
  1. 020256

    0下载:
  2. 仿真锁相环系统,可以仿真锁定时间,不同的环路带宽对系统的非理想特性!(Phase-locked loop simulation system, simulation can lock time, different loop bandwidth non-ideal characteristics of the system.)
  3. 所属分类:图形图象

    • 发布日期:2017-12-22
    • 文件大小:365568
    • 提供者:bavlnbe
  1. 锁相环的matlab环路仿真

    1下载:
  2. 该模型可以用于计算二阶三阶和四阶锁相环的环路参数,并且能够根据环路参数进行环路稳定性和带宽的仿真。
  3. 所属分类:开发工具

  1. 环路滤波器设计

    1下载:
  2. 具有以下两种作用的低通滤波器:在鉴相器的输出端衰减高频误差分量,以提高抗干扰性能;在环路跳出锁定状态时,提高环路以短期存储,并迅速恢复信号。 环路滤波器一般是线性电路,由线性元件电阻,电容及运算放大器组成。环路滤波器用于衰减由输入信号噪声引起的快速变化的相位误差和平滑相位检测器泄露的高频分量,即滤波,以便在其输出端对原始信号进行精确的估计,环路滤波的阶数和噪声带宽决定了环路滤波器对信号的动态响应。
  3. 所属分类:matlab例程

  1. PLL_system_cal&jitter_cal

    2下载:
  2. 计算PLL环路的传递函数,环路带宽,相位裕度等参数; 根据相位噪声大致估算对应的输出信号的jitter(calculate the transformer function, bandwidth, phase margin .etc; and calculate the jitter from phase noise;)
  3. 所属分类:其他

    • 发布日期:2020-05-15
    • 文件大小:1024
    • 提供者:陌月
搜珍网 www.dssz.com