搜索资源列表
数字锁相环dll_code
- 通信系统中,信号捕获和同步的数字锁相环的MATLAB仿真程序-communications systems, signal acquisition and synchronization of digital PLL MATLAB simulation program
复件 数字锁相环程序
- 数字锁相环DPLL源程序,用cpld编写,展开后文件比较多,大家请耐心使用。谢谢,多多支持-DPLL source with cpld prepared after the start of more documents, please use patience. Thank you, the generous support!
三相电压不平衡条件下锁相环的设计与实现
- 为了保证并网逆变器、静止同步补偿器等电力电子装置在三相不平衡、畸变或 电压突降条件下正常工作,要求必须研究使用高性能锁相电路跟踪检测技术,能够快 速、准确地锁定正序基波电压相位。本文针对三相电压不平衡等现象研究了锁相环 的设计及实现,主要包括以下几方面: 首先,介绍了课题研究的背景及意义,并对锁相环的工作原理、种类及其发展状 况作了较为全面的综述,总结了并网变换器对锁相环技术的基本要求。 其次,在分析基于单同步参考坐标系的软件锁相环(SSRF SPLL)的结构和工作原 理的基础上,
锁相环的MATLAB的仿真程序
- 锁相环的详细仿真程序
matlab simulink 锁相环程序
- 这是一个用simulink仿真锁相环的程序,介绍了模拟锁相环与数字锁相环的仿真原理
adf4360锁相环程序
- adf4360的锁相环程序,基于单片机8051.内有说明,比较有借鉴意义。
锁相环MB1504的c语言驱动程序
- 锁相环MB1504的c语言驱动程序 51单片机控制 完整版,MB1504 PLL driver of c language SCM 51 full version
pllverilog 完成pll锁相环的设计
- 基于FPGA的程序编写,完成pll锁相环的设计,实验证明次程序是完整的-FPGA-based programming, complete pll PLL design, experiments show that second program is complete
LC72131.C,锁相环电路程序
- LC72131.C,锁相环电路程序,和LA1837一起时收音机的经典搭配。,LC72131.C
Cayiwei
- GPS的matlab程序,用于对产生的ca码进行移位,用在锁相环跟踪中对ca码调增 -GPS-matlab program code used to generate the ca shifting, with the phase-locked loop tracking code on the ca be adjusted by
suoxiang
- 锁相技术程序,希望对大家有点帮助,谢谢哦-Lock-technical procedures, in the hope that a little U.S. help, Thank you, oh
suoxianghuan
- 此为锁相环函数发生器 包括键盘扫描程序 频率显示程序 波形显示程序-This is the phase-locked function generators including the keyboard scanner frequency waveform display shows process procedures, etc.
PLL
- LM3236锁相环程序设计-LM3236 PLL program design
ADF4153_pll
- 利用ADF4153实现pll锁相频率源的汇编程序,程序用51单片机对锁相芯片进行配置-Use ADF4153 PLL frequency source to achieve pll assembler, the program with 51 pairs of phase-locked-chip microcontroller configuration
Cckk6
- 通信系统仿真原理与无线应用第六章的程序,是关于锁相环与微分方程的。-failed to translate
VHDLDPLL
- 基于VHDL 的全数字锁相环的设计,里面包含了最核心的程序。-VHDL-based all-digital phase-locked loop design, which contains the core procedures.
pllmatlab
- 锁相环的一些MATLAB的仿真程序,下载了看看,觉得蛮有用,顺便用来下载东西用-pll matlab
任务四 Gardner位同步算法与锁相环联合仿真
- Gardner位同步算法与锁相环的联合仿真程序.加入了时偏和频偏,能很好地锁定时偏和频偏,得到最佳采样输出。(Gardner bit synchronization algorithm and phase-locked loop joint simulation program, adding time offset and frequency offset, can well lock the bias and frequency offset, get the best sampling o
并网逆变器的程序电流环控制并有DA以及锁相部分
- 光伏逆变锁相环,使用DSP28335,实现频率跟踪,首先采样,然后PI,然后输出(Photovoltaic inverter PLL, using DSP28335, to achieve frequency tracking, first sampling, then PI, and then output)
PLL(锁相环)_TEST_OK
- 通过STM32程序的编写来形成闭环锁相环,锁住波形的稳定,保持系统的稳定。(Through the preparation of STM32 program to form a closed-loop phase-locked loop, lock waveform stability, maintain the stability of the system)